System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 基于低压带隙基准失调的斩波滤波电路制造技术_技高网

基于低压带隙基准失调的斩波滤波电路制造技术

技术编号:40554857 阅读:8 留言:0更新日期:2024-03-05 19:15
本发明专利技术提供基于低压带隙基准失调的斩波滤波电路,涉及基准电压源技术领域,包括运算放大单元、第二时钟单元、电流镜单元、双极性晶体管、第三时钟单元。本发明专利技术通过设置第一时钟单元、第二时钟单元、第三时钟单元和第四时钟单元,能够对传统技术中的折叠式共源共栅放大器进行更换,采用结构更加简单的五管放大器,降低了电路的面积,更加有利于芯片集成化、小型化的发展,免去了多个外部的偏置电压,减轻了电路对于电源电压的依赖,能够实现在低压环境下进行工作的可能,同时,能够对第二时钟单元传输门的尺寸进行修改,充当电阻进行使用,与滤波电容共同构成RC滤波电路,免去了单独添加电阻的麻烦,进一步降低了电路的整体面积。

【技术实现步骤摘要】

本专利技术涉及基准电压源,具体为基于低压带隙基准失调的斩波滤波电路


技术介绍

1、带隙基准电路的是将一个正温度系数的电压和一个负温度系数的电压按照一定的比例相加,用于产生一个几乎不随温度变化的基准电压,用于为电路部分元件提供工作电压,使它们在不同的环境温度条件下也能保持稳定的工作状态。

2、随着芯片的集成化越来越复杂,带隙基准电路的精度要求也越来越高。工艺上的误差是导致带隙基准电压波动的一大因素,现有技术通常运用斩波技术消除运放中的失调,具有很好的效果,但目前该技术采用的运放通常为折叠式共源共栅放大器,使用了很多外部偏置电压,这导致了芯片面积增大、功耗增加,不仅不利于芯片集成化、小型化的发展方向,也对电源电压更加依赖,难以在低压条件下工作,降低了电路的适用性。

3、在所述
技术介绍
部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。


技术实现思路

1、本专利技术的目的在于提供基于低压带隙基准失调的斩波滤波电路,以解决上述
技术介绍
中提出的问题。

2、为实现上述目的,本专利技术提供如下技术方案:

3、基于低压带隙基准失调的斩波滤波电路,包括:

4、运算放大单元,所述运算放大单元包括两组差分输入元件、两组第一电流镜元件、第一时钟单元和一组尾电流元件,两组所述差分输入元件分别与两组第一电流镜元件电性连接,第二时钟单元的两端分别与两组差分输入元件电性连接,所述运算放大单元用于使得两组输入点的电压相等,并对输入信号进行增益后生成两路输出信号;

5、第二时钟单元,所述第二时钟单元的输出端电性连接有电流镜单元和滤波电容,用于接收外部使得时钟信号控制电路的导通和截止,使得电路整体的负反馈强于正反馈,并与滤波电容共同对输出信号进行滤波;

6、电流镜单元,所述电流镜单元包括三组第二电流镜元件,其中两组第二电流镜元件分别与两组双极性晶体管串联后接地,另一组第二电流镜元件串联一个可调电阻后接地,用于使得三路的电流相等;

7、双极性晶体管,两组所述双极性晶体管对称设置,用于实现对温度变化的抵抗,产生相对稳定的基准电压;

8、第三时钟单元,所述第三时钟单元与第四时钟单元相互并联,所述第三时钟单元和第四时钟单元的两端均分别与两组第二电流镜元件电性连接,用于生成反馈信号并与运算放大单元的输入端电性连接。

9、优选的,所述第一时钟单元、第二时钟单元、第三时钟单元、第四时钟单元均为两组采用相反时钟信号进行控制的传输门。

10、优选的,两组所述传输门的控制信号输入端与时钟信号的连接方向相反。

11、优选的,两组所述第一电流镜元件共栅极连接,且两组所述第一电流镜元件的栅极均电性连接在两组传输门之间。

12、优选的,所述运算放大单元的输出端分别与三组第二电流镜元件的栅极电性连接,其中一个所述第二电流镜元件与双极性晶体管之间串联有分配电阻。

13、优选的,所述第三时钟单元和第四时钟单元的一端连接在第二电流镜元件与分配电阻之间,另一端连接在另一个第二电流镜元件与双极性晶体管之间。

14、优选的,所述运算放大单元的两组输入端分别连接在第三时钟单元和第四时钟单元的两组传输门之间。

15、与现有技术相比,本专利技术的有益效果是:本专利技术通过设置第一时钟单元、第二时钟单元、第三时钟单元和第四时钟单元,能够对传统技术中的折叠式共源共栅放大器进行更换,采用结构更加简单的五管放大器,降低了电路的面积,更加有利于芯片集成化、小型化的发展,并且还免去了多个外部的偏置电压,减轻了电路对于电源电压的依赖,能够实现在低压环境下进行工作的可能,同时,能够对第二时钟单元传输门的尺寸进行修改,充当电阻进行使用,与滤波电容共同构成rc滤波电路,免去了单独添加电阻的麻烦,进一步降低了电路的整体面积。

本文档来自技高网...

【技术保护点】

1.基于低压带隙基准失调的斩波滤波电路,其特征在于,包括:

2.根据权利要求1所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:所述第一时钟单元、第二时钟单元、第三时钟单元、第四时钟单元均为两组采用相反时钟信号进行控制的传输门。

3.根据权利要求2所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:两组所述传输门的控制信号输入端与时钟信号的连接方向相反。

4.根据权利要求3所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:两组所述第一电流镜元件共栅极连接,且两组所述第一电流镜元件的栅极均电性连接在两组传输门之间。

5.根据权利要求1所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:所述运算放大单元的输出端分别与三组第二电流镜元件的栅极电性连接,其中一个所述第二电流镜元件与双极性晶体管之间串联有分配电阻。

6.根据权利要求5所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:所述第三时钟单元和第四时钟单元的一端连接在第二电流镜元件与分配电阻之间,另一端连接在另一个第二电流镜元件与双极性晶体管之间。

<p>7.根据权利要求6所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:所述运算放大单元的两组输入端分别连接在第三时钟单元和第四时钟单元的两组传输门之间。

...

【技术特征摘要】

1.基于低压带隙基准失调的斩波滤波电路,其特征在于,包括:

2.根据权利要求1所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:所述第一时钟单元、第二时钟单元、第三时钟单元、第四时钟单元均为两组采用相反时钟信号进行控制的传输门。

3.根据权利要求2所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:两组所述传输门的控制信号输入端与时钟信号的连接方向相反。

4.根据权利要求3所述的基于低压带隙基准失调的斩波滤波电路,其特征在于:两组所述第一电流镜元件共栅极连接,且两组所述第一电流镜元件的栅极均电性连接在两组传输门之间。

【专利技术属性】
技术研发人员:刘开刘德启潘育生
申请(专利权)人:博越微电子江苏有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1