基于FPGA的高斯白噪声发生器制造技术

技术编号:4053466 阅读:333 留言:0更新日期:2012-04-11 18:40
一种信号处理技术领域的基于FPGA的高斯白噪声发生器,包括:伪随机序列发生装置、运算装置、存储装置和控制模块,其中:控制模块与运算装置相连传输运算命令信号,控制模块与存储装置相连传输数据地址信号和数据有效信号,控制模块与伪随机序列发生装置相连传输序列生成命令信号,运算装置与存储装置相连传输运算数据和运算结果,伪随机序列发生装置与存储装置相连传输伪随机序列信号。所述的运算装置包括:加法器、乘法器、第二移位寄存器和二元电路选择器。本发明专利技术大大减小了装置的复杂度,且提高了高斯白噪声的输出速率,得到的高斯白噪声方差近似为1,从而适合于复杂的系统。

【技术实现步骤摘要】

本专利技术涉及的是一种信号处理
的装置,具体是一种基于FPGA(现场可编 程门阵列,Field Programmable Gate Array)的高斯白噪声发生器。
技术介绍
在通信和控制系统中,高斯白噪声是很常见的噪声信号,因此需要利用高斯白噪 声信号源测试和检验系统的抗干扰性能。同时,在无线通信信道中,常常需要高斯白噪声信 号源。所以设计实现一个结构简单、性能可靠的高斯白噪声信号源,对系统检测有非常必要 的意义。现有的高斯噪声发生器通常有物理噪声发生器和数字合成噪声发生器两类。虽然 物理噪声发生器精度比较高,但是实现电路较为复杂,所以在工程中更多的选用数字式噪 声发生器。目前,很多高斯白噪声源是在微处理器和DSP等系统上实现的,因为它们通过使 用函数库可以方便的计算出正弦和指数函数。但利用硬件仿真器可以大幅度提高仿真速度。经对现有文献检索发现,中国专利申请号为=88200391. 7,名称为数字式话音级 高斯白噪声发生器,该技术包括噪声源、放大器、衰减器,噪声源由28阶m序列发生器与 可擦除只读存贮器EPROM构成,数字噪声经数模转换器输出为通用的模拟白噪声。该技术 通过硬件电路实现的数字式高斯白噪声,该技术直接对序列发生器产生的伪随机序列进行 抽头处理作为数字白噪声输出给数模转换器。但该技术所产生的数字高斯白噪声输出速率 低,效果差,不适合复杂系统的应用。
技术实现思路
本专利技术的目的在于克服现有技术的上述不足,提供一种基于FPGA的高斯白噪声 发生器。本专利技术通过对函数的拟合与运用,实现了对伪随机数的有效处理,输出速率高,噪 声效果好,且适合应用于复杂的系统。本专利技术是通过以下技术方案实现的本专利技术包括伪随机序列发生装置、运算装置、存储装置和控制模块,其中控制 模块与运算装置相连传输运算命令信号,控制模块与存储装置相连传输数据地址信号和数 据有效信号,控制模块与伪随机序列发生装置相连传输序列生成命令信号,运算装置与存 储装置相连传输运算数据和运算结果,伪随机序列发生装置与存储装置相连传输伪随机序 列信号。所述的伪随机序列发生装置是第一移位寄存器。所述的运算装置包括加法器、乘法器、第二移位寄存器和二元电路选择器,其中 第二移位寄存器与存储装置相连传输拟合函数数据,乘法器与第二移位寄存器相连传输拟 合函数数据,加法器与乘法器相连传输乘法结果信息,加法器与存储装置相连传输求和结 果信息,二元电路选择器与存储装置相连传输最终的运算结果,加法器、乘法器、第二移位寄存器和二元电路选择器分别与控制模块相连传输运算控制指令信息。所述的控制模块包括数据地址控制子模块、数据有效控制子模块、伪随机序列有 效控制子模块和运算控制子模块,其中数据地址控制子模块与存储装置相连传输数据地 址信号,数据有效控制子模块与存储装置相连传输数据有效控制信号,伪随机序列有效控 制子模块与伪随机序列发生装置相连传输伪随机序列启动和停止信号,运算控制子模块与 运算装置相连传输函数运算控制信号和二元电路选择器控制信号。所述的存储装置包括数据存储单元和数据地址存储单元,其中数据存储单元 与控制模块相连传输存储指令信息,数据存储单元与伪随机序列发生装置相连传输有效伪 随机序列信息,数据存储单元与运算装置相连传输运算数据信息,数据地址存储单元与控 制模块相连传输数据存储地址信息。所述的控制模块与计数器相连。与现有技术相比,本专利技术的有益效果是大大减小了装置的复杂度,且提高了高斯 白噪声的输出速率,得到的高斯白噪声方差近似为1,从而适合于复杂的系统。附图说明图1是实施例得到的高斯白噪声模拟示意图。 具体实施例方式以下结合附图对本专利技术的装置进一步描述本实施例在以本专利技术技术方案为前提 下进行实施,给出了详细的实施方式和具体的操作过程,但本专利技术的保护范围不限于下述 的实施例。实施例本实施例包括伪随机序列发生装置、运算装置、存储装置、计数器和控制模块,其 中控制模块与运算装置相连传输运算命令信号,控制模块与存储装置相连传输数据地址 信号和数据有效信号,控制模块与伪随机序列发生装置相连传输序列生成命令信号,运算 装置与存储装置相连传输运算数据和运算结果,伪随机序列发生装置与存储装置相连传输 伪随机序列信号,计数器与控制模块相连传输计数信息。所述的伪随机序列发生装置是第一移位寄存器。本实施例中的第一移位寄存器是最大长度是50位的线性反馈移位寄存器。所述的运算装置包括加法器、乘法器、第二移位寄存器和二元电路选择器,其中 第二移位寄存器与存储装置相连传输拟合函数数据,乘法器与第二移位寄存器相连传输拟 合函数数据,加法器与乘法器相连传输乘法结果信息,加法器与存储装置相连传输求和结 果信息,二元电路选择器与存储装置相连传输最终的运算结果,加法器、乘法器、第二移位 寄存器和二元电路选择器分别与控制模块相连传输运算控制指令信息。所述的控制模块包括数据地址控制子模块、数据有效控制子模块、伪随机序列有 效控制子模块和运算控制子模块,其中数据地址控制子模块与存储装置相连传输数据地 址信号,数据有效控制子模块与存储装置相连传输数据有效控制信号,伪随机序列有效控 制子模块与伪随机序列发生装置相连传输伪随机序列启动和停止信号,运算控制子模块与 运算装置相连传输函数运算控制信号和二元电路选择器控制信号。4所述的存储装置包括数据存储单元和数据地址存储单元,其中数据存储单元 与控制模块通过内部数据接口相连传输存储指令信息,数据存储单元与伪随机序列发生装 置通过内部数据接口相连传输有效伪随机序列信息,数据存储单元与运算装置通过内部数 据接口相连传输运算数据信息,数据地址存储单元与控制模块通过内部数据接口相连传输 数据存储地址信息,数据存储单元和数据地址存储单元分别通过外部数据接口与外部设备 相连传输数据信息和数据地址信息。本实施例装置采用Xilinx Spartan-3A DSP 1800A开发板实现,其中控制模块 是其中的逻辑单元及其微处理器IP核MicroBlaze的数字逻辑电路来实现的;伪随机序 列发生装置和运算装置是其中的逻辑单元及其微处理器IP核MicroBlaze的DPS运算单 元中移位寄存器实现的;存储装置是其中的逻辑单元及其微处理器IP核MicroBlaze的 Block-RAM 实现的。本实施例的实施运行过程是步骤一控制模块向伪随机序列发生装置发送有效信号。步骤二 伪随机序列发生装置接收到有效命令信号后在1. 024KHZ的时钟驱动下, 产生50位的随机序列,U1和U2可分别取随机序列的前32位和后18位,并分别将U1和U2 传给存储装置。步骤三控制模块向存储装置发送数据有效信号,并向运算装置发送运行信号。步骤四运算装置读取存储装置中的数据,进行下列运算,并将运算结果信息^和 X2传给存储装置,同时发送运算完成信号给控制模块/(M1) = ^-In(M1) ’gl(α2) = V2 sin(2^a2) ’^2(α2) = V2cos(2^a2),X1 = f (U1)gl(U2),X2 = f (U1) g2 (U2),步骤五控制模块中的运算控制子模块不断向二元电路选择器发送0/1指令,控 制结果输出,二元电路选择器根据信号,通过内部数据总线读取存储模块中的相应数据并本文档来自技高网...

【技术保护点】
一种基于FPGA的高斯白噪声发生器,包括:伪随机序列发生装置、运算装置、存储装置和控制模块,其特征在于,控制模块与运算装置相连传输运算命令信号,控制模块与存储装置相连传输数据地址信号和数据有效信号,控制模块与伪随机序列发生装置相连传输序列生成命令信号,运算装置与存储装置相连传输运算数据和运算结果,伪随机序列发生装置与存储装置相连传输伪随机序列信号;所述的运算装置包括:加法器、乘法器、第二移位寄存器和二元电路选择器,其中:第二移位寄存器与存储装置相连传输拟合函数数据,乘法器与第二移位寄存器相连传输拟合函数数据,加法器与乘法器相连传输乘法结果信息,加法器与存储装置相连传输求和结果信息,二元电路选择器与存储装置相连传输最终的运算结果,加法器、乘法器、第二移位寄存器和二元电路选择器分别与控制模块相连传输运算控制指令信息。

【技术特征摘要】

【专利技术属性】
技术研发人员:李振波王祺皓宋叶波陈佳品
申请(专利权)人:上海交通大学
类型:发明
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1