System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 显示驱动电路及显示设备制造技术_技高网

显示驱动电路及显示设备制造技术

技术编号:40350473 阅读:4 留言:0更新日期:2024-02-09 14:34
本申请公开了显示驱动电路及显示设备,该显示驱动电路包括:多个地址输入电路,每个地址输入电路基于时钟信号和编码信号,产生并输出地址信号;解码器,每一解码器的输入端分别接收一地址输入电路输出的地址信号,解码器对接收到的多个地址信号中的每一地址信号进行逐个解码处理,并通过解码器的多个输出端依次输出触发信号;多个信号锁存电路,每个信号锁存电路的输入端接收解码器的多个输出端中的一个输出端输出的触发信号,信号锁存电路基于时钟信号,对接收到的触发信号进行锁存并持续输出触发信号。基于上述方式,可有效提高显示驱动效率。

【技术实现步骤摘要】

本申请涉及显示,特别是涉及显示驱动电路及显示设备


技术介绍

1、现有技术中,在对显示装置中的像素阵列中的每一行或每一列所对应像素进行刷新时,通常需要对像素阵列中的每一行或每一列像素电路逐一发送相应的触发信号,以实现显示装置所对应画面的逐行或逐列的刷新。

2、现有技术的缺陷在于,由于解码器在向像素阵列中的一行或一列像素电路发送相应的触发信号触发像素电路的刷新时,需要经历对一地址信号的解码处理和持续发送解码处理得到的触发信号至对应像素电路直至刷新完成这两个流程,也即一行或一列像素电路所对应的刷新过程的时长需要包括解码处理和接收触发信号两个流程的时长,这使得像素阵列中的每一行或每一列像素电路的刷新时长较长,进而使得显示驱动效率较低。


技术实现思路

1、本申请主要解决的技术问题是如何提高显示驱动效率。

2、为了解决上述技术问题,本申请采用的第一个技术方案是:一种显示驱动电路,包括:多个地址输入电路,每一地址输入电路的第一输入端接收时钟信号,每一地址输入电路的第二输入端接收编码信号,每个地址输入电路基于时钟信号和编码信号,产生并输出地址信号;解码器,解码器包括多个输入端,每一解码器的输入端分别接收一地址输入电路输出的地址信号,解码器对接收到的多个地址信号中的每一地址信号进行逐个解码处理,并通过解码器的多个输出端依次输出触发信号;多个信号锁存电路,每个信号锁存电路的输入端接收解码器的多个输出端中的一个输出端输出的触发信号,信号锁存电路基于时钟信号,对接收到的触发信号进行锁存并持续输出触发信号;其中,解码器用于在当前触发信号被相应的信号锁存电路接收后,对多个地址信号中的下一个地址信号进行解码处理,当前触发信号为基于多个地址信号中的一地址信号进行解码处理所输出的触发信号。

3、其中,显示驱动电路还包括像素阵列模块,像素阵列模块包括多组像素单元组,每一像素单元组包括多个像素单元,每一像素单元组的输入端与对应的信号锁存电路的输出端连接;像素单元组用于在接收到触发信号时控制对应的多个像素单元分别获取像素显示数据,多个像素单元在接收到触发信号时分别基于像素显示数据进行显示更新。

4、其中,显示驱动电路还包括数据存储模块,数据存储模块分别与多组像素单元组连接;像素单元组具体用于在接收到触发信号时控制对应的多个像素单元分别从数据存储模块获取像素显示数据。

5、其中,每一信号锁存电路包括开关模块和锁存模块;开关模块的第一输入端接收时钟信号,开关模块的第二输入端接收解码器的相应输出端输出的触发信号,开关模块的输出端连接锁存模块的输入端;开关模块用于基于时钟信号时,导通开关模块的第二输入端与输出端,并向锁存模块输出触发信号;锁存模块用于在接收到触发信号后对触发信号进行锁存,并在锁存触发信号时持续输出触发信号。

6、其中,开关模块为传输门模块,传输门模块包括nmos管和pmos管,nmos管的第一端连接pmos管的第一端,nmos管的第二端连接pmos管的第二端,nmos管的第一端为开关模块的输入端,nmos管的第二端为开关模块的输出端;nmos管的驱动端接收时钟信号,pmos管的驱动端接收时钟信号的互补信号。

7、其中,锁存模块包括第一非门、第二非门和触发信号输出电路,第一非门的输出端连接第二非门的输入端,第二非门的输出端连接第一非门的输入端;第一非门的输入端为锁存模块的输入端,第一非门的输出端连接触发信号输出电路的输入端,触发信号输出电路的输出端为锁存模块的输出端,触发信号输出电路用于基于第一非门输出的信号输出触发信号。

8、其中,触发信号输出电路的第一输入端接收时间控制信号,触发信号输出电路的第二输入端接收第一非门输出的信号,触发信号输出电路用于基于时间控制信号和第一非门输出的信号,在预设输出时间内输出触发信号。

9、其中,触发信号输出电路包括或非门;或非门的第一输入端接收时间控制信号,或非门的第二输入端接收第一非门输出的信号,或非门的输出端在与时间控制信号的低电平区间对应的预设输出时间内输出触发信号。

10、其中,开关模块为nmos管,nmos管的第一端为开关模块的输入端,nmos管的第二端为开关模块的输出端,nmos管的驱动端接收时钟信号,或者开关模块为pmos管,pmos管的第一端为开关模块的输入端,pmos管的第二端为开关模块的输出端,pmos管的驱动端接收时钟信号的互补信号。

11、为了解决上述技术问题,本申请采用的第二个技术方案是:一种显示设备,包括上述显示驱动电路。

12、本申请有益效果在于:区别于现有技术,本申请的技术方案中的显示驱动电路通过设置有多个信号锁存电路,能够将解码器输出的触发信号进行锁存以及进行持续输出,以使解码器能够在将触发信号发送至相应的信号锁存电路后,可以开始对下一地址信号的解码处理,而无需维持触发信号的发送,基于上述方式,可使得解码器对下一地址信号的解码处理和当前触发信号的输出同步进行,进而能够使得接收相应的触发信号进行刷新的每一行或每一列像素电路的刷新时长降低,提高了显示驱动效率。

本文档来自技高网...

【技术保护点】

1.一种显示驱动电路,其特征在于,包括:

2.根据权利要求1所述的显示驱动电路,其特征在于,所述显示驱动电路还包括像素阵列模块,所述像素阵列模块包括多组像素单元组,每一所述像素单元组包括多个像素单元,每一所述像素单元组的输入端与对应的所述信号锁存电路的输出端连接;

3.根据权利要求2所述的显示驱动电路,其特征在于,所述显示驱动电路还包括数据存储模块,所述数据存储模块分别与多组所述像素单元组连接;

4.根据权利要求1至3任一项所述的显示驱动电路,其特征在于,每一所述信号锁存电路包括开关模块和锁存模块;

5.根据权利要求4所述的显示驱动电路,其特征在于,所述开关模块为传输门模块,所述传输门模块包括NMOS管和PMOS管,所述NMOS管的第一端连接所述PMOS管的第一端,所述NMOS管的第二端连接所述PMOS管的第二端,所述NMOS管的第一端为所述开关模块的输入端,所述NMOS管的第二端为所述开关模块的输出端;

6.根据权利要求4所述的显示驱动电路,其特征在于,所述锁存模块包括第一非门、第二非门和触发信号输出电路,所述第一非门的输出端连接所述第二非门的输入端,所述第二非门的输出端连接所述第一非门的输入端;

7.根据权利要求6所述的显示驱动电路,其特征在于,所述触发信号输出电路的第一输入端接收时间控制信号,所述触发信号输出电路的第二输入端接收所述第一非门输出的信号,所述触发信号输出电路用于基于所述时间控制信号和所述第一非门输出的信号,在预设输出时间内输出所述触发信号。

8.根据权利要求7所述的显示驱动电路,其特征在于,所述触发信号输出电路包括或非门;

9.根据权利要求4所述的显示驱动电路,其特征在于,所述开关模块为NMOS管,所述NMOS管的第一端为所述开关模块的输入端,所述NMOS管的第二端为所述开关模块的输出端,所述NMOS管的驱动端接收所述时钟信号,或者

10.一种显示设备,其特征在于,包括如权利要求1至9任一项所述的显示驱动电路。

...

【技术特征摘要】

1.一种显示驱动电路,其特征在于,包括:

2.根据权利要求1所述的显示驱动电路,其特征在于,所述显示驱动电路还包括像素阵列模块,所述像素阵列模块包括多组像素单元组,每一所述像素单元组包括多个像素单元,每一所述像素单元组的输入端与对应的所述信号锁存电路的输出端连接;

3.根据权利要求2所述的显示驱动电路,其特征在于,所述显示驱动电路还包括数据存储模块,所述数据存储模块分别与多组所述像素单元组连接;

4.根据权利要求1至3任一项所述的显示驱动电路,其特征在于,每一所述信号锁存电路包括开关模块和锁存模块;

5.根据权利要求4所述的显示驱动电路,其特征在于,所述开关模块为传输门模块,所述传输门模块包括nmos管和pmos管,所述nmos管的第一端连接所述pmos管的第一端,所述nmos管的第二端连接所述pmos管的第二端,所述nmos管的第一端为所述开关模块的输入端,所述nmos管的第二端为所述开关模块的输出端;

6.根...

【专利技术属性】
技术研发人员:栗澜
申请(专利权)人:深圳晶微峰光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1