像素电路制造技术

技术编号:39664604 阅读:6 留言:0更新日期:2023-12-11 18:28
本发明专利技术涉及一种能够提高图像显示效果的像素电路

【技术实现步骤摘要】
像素电路、显示装置及显示驱动方法


[0001]本专利技术涉及半导体
,特别是涉及一种像素电路

显示装置及显示驱动方法


技术介绍

[0002]硅基液晶
(Liquid Crystal On Silicon

LCOS)
是一种基于反射式小尺寸的矩阵液晶显示装置

[0003]LCOS
的驱动方案是依次对各行像素写入一帧图像的驱动电压进行显示,并在一帧图像中所有像素的驱动电压写入之后关断光源,以避免不同帧图像同时显示时对整体显示效果的影响

[0004]然而,光源的关断会影响图像的显示效果


技术实现思路

[0005]基于此,有必要提供一种能够提高图像显示效果的像素电路

显示装置及显示驱动方法

[0006]第一方面,提供一种像素电路,所述像素电路包括:
[0007]第一存储单元,与位线连接,从所述位线上获取奇数帧图像数据并保存;
[0008]第二存储单元,与所述位线连接,从所述位线上获取偶数帧图像数据并保存,所述奇数帧图像数据和所述偶数帧图像数据循环交替地自所述位线写入至所述像素电路;
[0009]输出单元,分别与所述第一存储单元

所述第二存储单元连接,所述输出单元在所述第一存储单元保存有奇数帧图像数据时,控制将所述奇数帧图像数据输出至所述像素电路的像素电极,所述偶数帧图像数据与所述奇数帧图像数据交替输出至所述像素电极;
[0010]所述第二存储单元在所述奇数帧图像数据输出至所述像素电极时,从所述位线上获取偶数帧图像数据并保存

[0011]第二方面,提供一种显示装置,所述显示装置包括多条位线和多个如第一方面提供的像素电路;多个所述像素电路沿第一方向排布成多行且沿第二方向排布成多列,所述第一方向和所述第二方向相交;所述多条位线与多列所述像素电路一一对应,每一所述位线与对应列的各个所述像素电路分别连接

[0012]第三方面,提供一种显示驱动方法,应用于如第一方面提供的像素电路,所述控制方法包括:
[0013]当位线上写入奇数帧图像数据时,控制第一存储单元从所述位线上获取所述奇数帧图像数据并保存;
[0014]当所述第一存储单元保存有所述奇数帧图像数据时,将所述奇数帧图像数据输出至像素电极;以及
[0015]在将所述奇数帧图像数据输出至像素电极时,控制第二存储单元从所述位线上获取所述位线上写入的偶数帧图像数据并保存;
[0016]其中,所述奇数帧图像数据和所述偶数帧图像数据循环交替地自所述位线上写入并交替地输出至所述像素电极

[0017]上述像素电路

显示装置及显示驱动方法,通过第一存储单元从位线上获取奇数帧图像数据并保存,第二存储单元从位线上获取偶数帧图像数据并保存,输出单元在第一存储单元保存有奇数帧图像数据时,控制将奇数帧图像数据输出至像素电路的像素电极,并且第二存储单元在奇数帧图像数据输出至像素电极时,从位线上获取偶数帧图像数据并保存,使得将奇数帧图像数据从第一存储单元输出至像素电极,与位线上的偶数帧图像数据保存在第二存储单元中同步进行,这样在将奇数帧图像数据从第一存储单元输出至像素电极之后,偶数帧图像数据即可从第二存储单元输出至像素电极,点亮像素光源显示奇数帧图像之后可以立即显示偶数帧图像,不需要在显示不同帧图像之间关断电源

而且奇数帧图像数据和偶数帧图像数据循环交替地自位线写入至像素电路,并交替输出至像素电极,也可以避免同时显示不同帧图像

因此,本申请可以减少不同帧图像之间的间隔时间,提高图像的刷新速度和整体亮度,进而提升图像的显示效果

附图说明
[0018]为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图

[0019]图1为一实施例提供的一种显示装置的结构框图;
[0020]图2为一实施例提供的一种像素电路的结构示意图;
[0021]图3为图1中第一存储单元和第二存储单元的具体电路图;
[0022]图4为图1中输出单元的具体电路图;
[0023]图5为传输比例与外加电压的关系图;
[0024]图6为一实施例提供的一种显示驱动方法的流程图;
[0025]图7为一实施例提供的各信号线的时序图

[0026]附图标记说明:
[0027]1000

显示装置,
100

像素单元,
200

扫描线,
300

数据线,
400

像素电路;
[0028]10

第一存储单元,
20

第二存储单元,
30

输出单元

具体实施方式
[0029]为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述

附图中给出了本申请的实施例

但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例

相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面

[0030]除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的
的技术人员通常理解的含义相同

本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请

[0031]可以理解,本申请所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但这些元件不受这些术语限制

这些术语仅用于将第一个元件与另一个元件区分

举例来
说,在不脱离本申请的范围的情况下,可以将第一电阻称为第二电阻,且类似地,可将第二电阻称为第一电阻

第一电阻和第二电阻两者都是电阻,但其不是同一电阻

[0032]可以理解,以下实施例中的“连接”,如果被连接的电路

模块

单元等相互之间具有电信号或数据的传递,则应理解为“电连接”、“通信连接”等

[0033]在此使用时,单数形式的“一”、“一个”和“所述
/
该”也可以包括复数形式,除非上下文清楚指出另外的方式

还应当理解的是,术语“包括
/
包含”或“具有”等指定所陈述的特征

整体<本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种像素电路,其特征在于,所述像素电路包括:第一存储单元,与位线连接,从所述位线上获取奇数帧图像数据并保存;第二存储单元,与所述位线连接,从所述位线上获取偶数帧图像数据并保存,所述奇数帧图像数据和所述偶数帧图像数据循环交替地自所述位线写入至所述像素电路;输出单元,分别与所述第一存储单元

所述第二存储单元连接,所述输出单元在所述第一存储单元保存有奇数帧图像数据时,控制将所述奇数帧图像数据输出至所述像素电路的像素电极,所述偶数帧图像数据与所述奇数帧图像数据交替输出至所述像素电极;所述第二存储单元在所述奇数帧图像数据输出至所述像素电极时,从所述位线上获取偶数帧图像数据并保存
。2.
根据权利要求1所述的像素电路,其特征在于,所述输出单元还在所述第二存储单元保存有偶数帧图像数据时,控制将所述偶数帧图像数据输出至所述像素电极;所述第一存储单元在将所述偶数帧图像数据输出至所述像素电极时,从所述位线上获取所述位线写入的下一奇数帧图像数据并保存
。3.
根据权利要求1所述的像素电路,其特征在于,所述位线包括第一位线;所述第一存储单元和所述第二存储单元单元分别包括第一开关管

第二开关管和第三开关管,所述第一开关管的通断条件与所述第二开关管的通断条件相反;所述第一存储单元的第三开关管的控制端与第一字线连接,所述第二存储单元的第三开关管的控制端与第二字线连接;所述第三开关管的第一端与所述第一位线连接,所述第三开关管的第二端与所述第一开关管的控制端

所述第二开关管的控制端连接;所述第一开关管的第一端

所述第二开关管的第一端与所述输出控制单元连接,所述第一开关管的第二端接入第一工作电压,所述第二开关管的第二端接入第二工作电压
。4.
根据权利要求3所述的像素电路,其特征在于,所述位线还包括第二位线,所述第二位线上的数据与同一时刻所述第一位线上的数据相反;所述第一存储单元和所述第二存储单元分别还包括第四开关管

第五开关管和第六开关管,所述第五开关管的通断条件与所述第六开关管的通断条件相反;所述第一存储单元的第四开关管的控制端与第一字线连接,所述第二存储单元的第四开关管的控制端与第二字线连接;所述第四开关管的第一端与所述第二位线连接,所述第四开关管的第二端与所述第一开关管的第一端

所述第二开关管的第一端

所述第五开关管的控制端

所述第六开关管的控制端连接;所述第五开关管的第一端

所述第六开关管的第一端与所述第一开关管的控制端

所述第二开关管的控制端连接,所述第五开关管的第二端接入所述第一工作电压,所述第六开关管的第二端接入所述第二工作电压
。5.
根据权利要求1至4任一项所述的像素电路,其特征在于,所述输...

【专利技术属性】
技术研发人员:游思成栗澜
申请(专利权)人:深圳晶微峰光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1