【技术实现步骤摘要】
本专利技术涉及dll电路,特别涉及一种电源电压检测电路、延迟锁相环(dll)电路系统及存储器。
技术介绍
1、在动态随机存取存储器(dynamic random access memory,dram)等器件中,通常会使用延迟锁相环(delay-locked loop,dll)模块来将来自于外部的输入时钟信号与其内部工作时钟信号进行相位锁定(即对齐两时钟信号并锁相)。且当dll模块完成内外的时钟信号的相位锁定后,会进入低功耗(power down)模式,在此模式期间,dll模块不再工作(即不再进行内外时钟信号的相位锁定操作),以降低系统功耗。
2、但是,在该模式期间,系统的电源电压可能会因为各种原因(例如噪声干扰、负载电流变化等)而发生偏移,这会导致已经经过dll模块锁定的时钟信号发生偏移,不再对齐。
3、然而现有技术中的用于检测电源电压是否偏移的电源电压检测电路,其灵敏度较低,不能检测出电源电压的较小偏移,大致不能及时使得dll模块重新进行内外时钟信号的相位锁定操作,进而影响器件的使用,例如造成存储器的读写错误等
【技术保护点】
1.一种电源电压检测电路,其特征在于,耦接在电源电压和延迟锁相环电路之间,其中所述电源电压对所述延迟锁相环电路供电,所述电源电压检测电路包括:
2.如权利要求1所述的电源电压检测电路,其特征在于,所述电源电压耦接所述延迟锁相环电路的电源端,所述电源电压检测电路耦接所述延迟锁相环电路的使能端。
3.如权利要求1所述的电源电压检测电路,其特征在于,还包括:
4.如权利要求1或2或3所述的电源电压检测电路,其特征在于,所述电源电压变化量倍增模块包括电流倍增电路,所述电流倍增电路包括:
5.如权利要求4所述的电源电压检测电路,其
...【技术特征摘要】
1.一种电源电压检测电路,其特征在于,耦接在电源电压和延迟锁相环电路之间,其中所述电源电压对所述延迟锁相环电路供电,所述电源电压检测电路包括:
2.如权利要求1所述的电源电压检测电路,其特征在于,所述电源电压耦接所述延迟锁相环电路的电源端,所述电源电压检测电路耦接所述延迟锁相环电路的使能端。
3.如权利要求1所述的电源电压检测电路,其特征在于,还包括:
4.如权利要求1或2或3所述的电源电压检测电路,其特征在于,所述电源电压变化量倍增模块包括电流倍增电路,所述电流倍增电路包括:
5.如权利要求4所述的电源电压检测电路,其特征在于,所述电流镜像电路包括n支电流镜像支路:支路1~支路n,其中,n≥2,支路1~支路n依次耦接,且支路1耦接所述偏置电路,支路n耦接所述振荡器,支路1~支路(n-1)的放大倍数分别为n1~nn-1,支路n的放大倍数为1,所述支路n输出到所述振荡器中的振荡电流为iosc,所述初始电流为i0,则iosc=i0*n1*n2*……*nn-1*1。
6.如权利要求4所述的电源电压检测电路,其特征在于,所述电流镜像电路中至少一支支路中增设...
【专利技术属性】
技术研发人员:方海彬,黄碧云,
申请(专利权)人:兆易创新科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。