System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本申请涉及显示领域,具体涉及一种栅极驱动电路及显示面板。
技术介绍
1、在具有栅极驱动电路的显示面板产品中,栅极驱动电路包括多级级连的栅极驱动电路单元(goa单元),本级扫描信号gn由本级的goa单元(栅极驱动电路单元)输出,在一些goa单元中,设置防漏电单元,用以防止第一节点q在充电阶段漏电。
2、然而,现有技术中,如若因为下拉模块中的晶体管的电性偏移等原因导致第一节点q未能充电至高电位,防漏电单元未开启,则防漏电单元失效,下拉模块和下拉维持模块中的晶体管就会漏电,导致goa单元不能稳定的输出扫描信号。
技术实现思路
1、本申请实施例提供了一种栅极驱动电路及显示面板,可以解决第一节点q未能充电至高电位,导致防漏电单元失效,使得goa单元不能稳定的输出扫描信号的问题。
2、本申请实施例提供了一种栅极驱动电路,包括多级级联的goa单元,所述goa单元包括:
3、上拉控制模块,输出端电连接第一节点,用于上拉所述第一节点的电位;
4、上拉模块,控制端电连接所述第一节点,输出端包括扫描信号输出端,所述扫描信号输出端用于输出本级扫描信号;
5、下拉模块,输出端电连接所述第一节点,用于下拉所述第一节点的电位;
6、下拉维持模块,输出端电连接所述第一节点,用于维持所述第一节点的低电位;
7、防漏电模块,包括第一防漏电单元和第二防漏电单元,所述第一防漏电单元的输出端与所述下拉模块和所述下拉维持模块电连接,用于防止所
8、其中,所述第一防漏电单元还包括第一控制端和第二控制端,所述第一控制端电连接所述第一节点,所述第二控制端电连接所述第二防漏电单元的输出端;所述第二防漏电单元的控制端电连接所述第一节点;
9、其中,当所述第一节点处于第一高电压时,所述第一防漏电单元根据所述第一控制端的电位在所述第一防漏电单元的输出端输出电信号;
10、其中,当所述第一节点处于第二高电压时,所述第一防漏电单元根据所述第二控制端的电位在所述第一防漏电单元的输出端输出电信号,所述第二高电压小于所述第一高电压。
11、可选地,在一些实施例中,其中,所述第一防漏电单元包括:
12、第一防漏电晶体管,为双栅晶体管,包括第一栅极和第二栅极,所述第一栅极为第一控制端,所述第二栅极为所述第二控制端,所述第一防漏电晶体管的第一电极接入第一高电位信号,所述第一防漏电晶体管的第二电极为所述第一防漏电单元的输出端。
13、可选地,在一些实施例中,其中,所述第一防漏电单元包括:
14、第一防漏电晶体管,为双栅晶体管,包括第一栅极和第二栅极,所述第一防漏电晶体管的第二电极为所述第一防漏电单元的输出端;
15、第二防漏电晶体管,为双栅晶体管,包括第三栅极和第四栅极,所述第三栅极与所述第一栅极连接且均为第一控制端,所述第四栅极与所述第二栅极连接且均为第二控制端,所述第二防漏电晶体管的第一电极接入第一高电位信号,所述第二防漏电晶体管的第二电极电连接所述第一防漏电晶体管的第一电极。
16、可选地,在一些实施例中,所述第二防漏电单元包括:
17、第三防漏电晶体管,所述第三防漏电晶体管的栅极为所述第二防漏电单元的控制端,所述第三防漏电晶体管的第一电极接入第一低电位信号;
18、第四防漏电晶体管,所述第四防漏电晶体管的栅极电连接所述第三防漏电晶体管的第二电极,所述第四防漏电晶体管的第二电极电连接所述第二控制端;
19、第五防漏电晶体管,所述第五防漏电晶体管的栅极、第一电极和所述第四防漏电晶体管的第一电极均接入第一上拉信号,所述第五防漏电晶体管的第二电极电连接所述第三防漏电晶体管的第二电极。
20、可选地,在一些实施例中,所述下拉模块包括:
21、第一下拉晶体管和第二下拉晶体管,所述第一下拉晶体管的栅极和所述第二下拉晶体管的栅极均接入下拉控制信号,所述第一下拉晶体管的第一电极和所述第二下拉晶体管的第二电极均电连接所述第一防漏电单元的输出端,所述第一下拉晶体管的第二电极电连接所述第一节点,所述第二下拉晶体管的第一电极接入第二低电位信号。
22、可选地,在一些实施例中,所述上拉模块包括:
23、第一上拉晶体管,所述第一上拉晶体管的栅极电连接所述第一节点,所述第一上拉晶体管的第一电极接入第一时钟信号,所述第一上拉晶体管的第二电极电连接扫描信号输出端;
24、第二上拉晶体管,所述第二上拉晶体管的栅极电连接所述第一节点,所述第二上拉晶体管的第一电极接入第二时钟信号,第二上拉晶体管的第二电极电连接级传信号输出端。
25、可选地,在一些实施例中,所述下拉维持模块包括下拉维持单元,所述下拉维持单元包括:
26、第一维持晶体管,所述第一维持晶体管的栅极电连接第二节点,所述第一维持晶体管的第一电极接入第二低电位信号,所述第一维持晶体管的的第二电极电连接所述级传信号输出端;
27、第二维持晶体管,所述第二维持晶体管的栅极电连接所述第二节点,所述第二维持晶体管的第一电极接入第三低电位信号,所述第二维持晶体管的第二电极电连接所述扫描信号输出端;
28、第三维持晶体管和第四维持晶体管,所述第三维持晶体管的栅极和所述第四维持晶体管的栅极均电连接所述第二节点,所述第三维持晶体管的第一电极和所述第四维持晶体管的第二电极均电连接所述第一防漏电单元的输出端,所述第三维持晶体管的第二电极电连接所述上拉控制模块的输出端,所述第四维持晶体管的第一电极接入所述第二低电位信号。
29、可选地,在一些实施例中,所述下拉维持模块还包括反相器,所述反相器包括:
30、第一反向晶体管、第二反向晶体管和第三反向晶体管,所述第一反向晶体管的栅极、所述第一反向晶体管的第二电极和所述第二反向晶体管的栅极均接入低频时钟信号,所述第一反向晶体管的第一电极电连接所述第二反向晶体管的第二电极,所述第二反向晶体管的第一电极电连接所述第三反向晶体管的第二电极,所述第三反向晶体管的第一电极接入第四低电位信号;
31、第四反向晶体管和第五反向晶体管,所述第四反向晶体管的栅极电连接所述第三反向晶体管的第二电极,所述第四反向晶体管的第二电极接入所述低频时钟信号且电连接所述第一反向晶体管的第二电极,所述第四反向晶体管的第一电极电连接所述第五反向晶体管的第二电极和所述第二节点,所述第五反向晶体管的栅极电连接所述第一节点,所述第五反向晶体管的第二电极电连接所述第二节点,所述第五反向晶体管的第一电极接入所述第二低电位信号;
32、第六反向晶体管,所述第六反向晶体管的栅极接入第一级传信号,所述第六反向晶体管的第一电极接入所述第二低电位信号,所述第六反向晶体管的第二电极电连接所述第二节点。
33、可选地,在一些实施例中,所述上拉控制模块包括第一上拉控制晶体管和第二本文档来自技高网...
【技术保护点】
1.一种栅极驱动电路,其特征在于,包括多级级联的GOA单元,所述GOA单元包括:
2.如权利要求1所述的栅极驱动电路,其特征在于,其中,所述第一防漏电单元包括:
3.如权利要求1所述的栅极驱动电路,其特征在于,其中,所述第一防漏电单元包括:
4.如权利要求2或3所述的栅极驱动电路,其特征在于,所述第二防漏电单元包括:
5.如权利要求4所述的栅极驱动电路,其特征在于,所述下拉模块包括:
6.如权利要求5所述的栅极驱动电路,其特征在于,所述上拉模块包括:
7.如权利要求6所述的栅极驱动电路,其特征在于,所述下拉维持模块包括下拉维持单元,所述下拉维持单元包括:
8.如权利要求7所述的栅极驱动电路,其特征在于,所述下拉维持模块还包括反相器,所述反相器包括:
9.如权利要求8所述的栅极驱动电路,其特征在于,所述上拉控制模块包括第一上拉控制晶体管和第二上拉控制晶体管,所述第一上拉控制晶体管的栅极、所述第一上拉控制晶体管的第一电极和所述第二上拉控制晶体管的栅极均接入所述第一级传信号,所述第一上拉控制
10.一种显示面板,其特征在于,包括如权利要求1至9中任一项所述的栅极驱动电路。
...【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括多级级联的goa单元,所述goa单元包括:
2.如权利要求1所述的栅极驱动电路,其特征在于,其中,所述第一防漏电单元包括:
3.如权利要求1所述的栅极驱动电路,其特征在于,其中,所述第一防漏电单元包括:
4.如权利要求2或3所述的栅极驱动电路,其特征在于,所述第二防漏电单元包括:
5.如权利要求4所述的栅极驱动电路,其特征在于,所述下拉模块包括:
6.如权利要求5所述的栅极驱动电路,其特征在于,所述上拉模块包括:
7.如权利要求6所述的栅极驱动电路,其特征在于,所述下拉维持模块包括下拉维持单元,所...
【专利技术属性】
技术研发人员:周翔,韩佰祥,李广耀,
申请(专利权)人:深圳市华星光电半导体显示技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。