System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种XGSPON OLT上行数据拼包的系统及方法技术方案_技高网

一种XGSPON OLT上行数据拼包的系统及方法技术方案

技术编号:40201300 阅读:39 留言:0更新日期:2024-01-27 00:06
本发明专利技术涉及一种XGSPON OLT上行数据拼包的系统及方法,所述系统包括XGSPON碎包写模块、DDR控制模块、读写地址FIFO、XGSPON整包读取模块。充分利用DDR的性能完成上行数据拼包,利用4路16bits的DDR4,实现4路XGSPON OLT上行数据的拼包,提高了DDR的带宽利用率,同时降低上行包的延迟,可以保证大多数带宽类型,都可以完成上行数据的拼包并且不会拥塞。

【技术实现步骤摘要】

本专利技术涉及xgspon领域,具体涉及一种xgspon olt上行数据拼包的系统及方法。


技术介绍

1、随着pon技术的飞速发展,xgspon的上行带宽达到了10g,对于4路xgspon olt,其上行包将达到40g的速率,在拼包的时候,读和写分别需要40g,这样ddr的有效带宽需要超过80g,而64bits的ddr4的数据带宽(不包括开销)仅为153g,如果有频繁的随机读写的碎片操作,其有效带宽将低于80g,这样无法满足4路xgspon的上行拼包。 同时如果等待时间过长,将导致包的延迟过长。因此,如何提高ddr的利用率同时降低延迟,就成为该系统能否正常运行的关键。


技术实现思路

1、本专利技术目的是克服现有技术中ddr4利用率较低的问题,提供一种xgsponotl上行数据拼包的系统及方法,其利用4路16bits的ddr4,实现4路xgspon olt的上行数据的拼包,提高了ddr带宽的利用率,同时降低上行包的延迟。

2、为实现上述目的,本专利技术采用的技术方案是:

3、一种xgspon olt上行数据拼包的系统,所述系统包括xgspon碎包写模块、ddr控制模块、读写地址fifo、xgspon整包读取模块;

4、所述xgspon碎包写模块用于接收以太网包,并对以太网包进行以下处理:将接收的以太网包分割成多个64字节的数据子包,并且为每个数据子包附加相应的读写地址信息,同时生成写指针和标志;所述xgspon碎包写模块还用于在完成所有数据子包的写操作后,输出写指针和标志到读写地址fifo中进行存储;所述xgspon碎包写模块还用于将处理后的数据子包传送至ddr控制模块,

5、所述读写地址fifo用于存储数据子包的写指针和标志;

6、所述ddr控制模块用于根据预设的控制逻辑,进行写操作和读操作;ddr控制模块预设的控制逻辑为:先是若干个写操作,然后是idle1操作,再是若干个读操作,然后是idle2操作,最后是刷新操作和idle3操作;上述每个操作的最小单元都含四个bank操作,bank顺序分别为bank0,bank1,bank2,bank3;

7、xgspon整包读模块根据读写地址fifo中的写指针和标志,来获取写地址,进而生成相应的读地址;xgspon整包读模块还用于将所有读取的数据子包进行拼包操作。

8、所述的以太网包按照512bits大小分割成多个数据子包,对于不足512bits的数据部分,通过添加0进行填充。

9、一种xgspon olt上行数据拼包的方法,所述方法包括以下步骤:

10、步骤s1、xgspon碎包写模块接收以太网包,并对接收到的以太网包分割成多个64字节的数据子包,并且为每个数据子包附加相应的读写地址信息,同时生成写指针和标志;

11、步骤s2、将处理后的数据子包传送至ddr控制模块,ddr控制模块按照预设的控制逻辑执行写操作;

12、步骤s3、xgspon碎包写模块在完成写操作后输出写指针和标志到读写地址fifo存储,如果是最后一个数据子包,写入写指针到fifo,供xgspon整包读模块读取;

13、步骤s4、xgspon整包读模块使用读写地址fifo中的信息,其中包括了写指针和标志,来获取写地址,进而生成相应的读地址;这些写指针和标志提供数据包的状态和位置的关键信息,确保数据正确读取;随后,ddr控制模块按照生成的读地址执行读操作,每次逐块读取大小为512bits数据;当执行完最后一次读操作,表明读包完成。

14、步骤s5、xgspon整包读模块将所有读取的512bits数据实施拼包操作。

15、与现有技术相比,本专利技术的优点是:每次操作以512bits为单位,拼包速度快,延迟少。同时读和写相对集中,提高了ddr带宽的利用率,可以达到极端情况下的xgspon的上行拼包操作。因为ddr在读写操作切换的时候需要延迟,无法达到很高的带宽利用率,而本专利技术充分利用ddr控制模块的bank读写特性,集中进行写操作和集中进行读操作,使ddr控制模块的利用率达到90%以上,利用4块16位的ddr4即可完成4路xgspon 的olt的上行数据的拼包。

本文档来自技高网...

【技术保护点】

1.一种XGSPON OLT上行数据拼包的系统,其特征在于,所述系统包括XGSPON碎包写模块、DDR控制模块、读写地址FIFO、XGSPON整包读取模块;

2.根据权利要求1所述的一种XGSPON OLT上行数据拼包的系统,其特征在于:所述的以太网包按照512bits大小分割成多个数据子包,对于不足512bits的数据部分,通过添加0进行填充。

3.一种XGSPON OLT上行数据拼包的方法,其特征在于,所述方法包括以下步骤:

【技术特征摘要】

1.一种xgspon olt上行数据拼包的系统,其特征在于,所述系统包括xgspon碎包写模块、ddr控制模块、读写地址fifo、xgspon整包读取模块;

2.根据权利要求1所述的一种xgspon olt上行数据拼...

【专利技术属性】
技术研发人员:李志宏
申请(专利权)人:厦门鹏芯半导体有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1