System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 数据接收电路、数据接收系统以及存储装置制造方法及图纸_技高网

数据接收电路、数据接收系统以及存储装置制造方法及图纸

技术编号:40123701 阅读:7 留言:0更新日期:2024-01-23 21:03
本公开实施例提供一种数据接收电路、数据接收系统以及存储装置,数据接收电路包括:第一放大模块,其中,第一放大模块包括:放大单元,具有第一节点、第二节点、第三节点和第四节点;一端连接第一节点且另一端连接第二NMOS管的一端的第一NMOS管,另一端连接第二节点的第二NMOS管,第一NMOS管与第二NMOS管中一者的栅极接收第一互补反馈信号,另一者的栅极接收使能信号;一端连接第三节点且另一端与第四NMOS管的一端连接的第三NMOS管,另一端连接第四节点的第四NMOS管,第三NMOS管与第四NMOS管中一者的栅极接收第二互补反馈信号,另一者的栅极接收使能信号;第二放大模块。本公开实施例至少有利于在提高数据接收电路的接收性能的同时提高其对数据信号的处理速度。

【技术实现步骤摘要】

本公开实施例涉及半导体,特别涉及一种数据接收电路、数据接收系统以及存储装置


技术介绍

1、在存储器应用中,随着信号传输速率越来越快,信道损耗对信号质量的影响越来越大,容易导致码间干扰,此外,存储器中的数据接收电路接收的数据信号与参考信号之间电平值的差异会影响数据接收电路对数据信号的判断,从而影响数据接收电路输出的信号的准确性。

2、目前通常利用均衡电路对信道进行补偿,均衡电路可以选择ctle(continuoustime linear equalizer,连续线性均衡电路)或dfe(decision feedback equalizer,判决反馈均衡电路)。然而,目前采用的均衡电路输出的信号的准确性有待提高,均衡电路的接收性能有待提高,且均衡电路的对数据信号的处理速度有待提高。


技术实现思路

1、本公开实施例提供一种数据接收电路、数据接收系统以及存储装置,至少有利于在提高数据接收电路的接收性能的同时提高其对数据信号的处理速度。

2、根据本公开一些实施例,本公开实施例一方面提供一种数据接收电路,包括:第一放大模块,被配置为,接收使能信号、第一反馈信号、第二反馈信号、数据信号、第一参考信号和第二参考信号,在所述使能信号具有第一电平值期间,响应于采样时钟信号并基于所述第一反馈信号,选择所述数据信号与所述第一参考信号进行第一比较并输出第一信号对作为所述第一比较的结果,或者,响应于所述采样时钟信号并基于所述第二反馈信号,选择所述数据信号与所述第二参考信号进行第二比较并输出第二信号对作为所述第二比较的结果;在所述使能信号具有第二电平值期间,响应于所述采样时钟信号进行所述第一比较并输出所述第一信号对;所述第一反馈信号与所述第二反馈信号的电平相反,所述第一信号对包括第一信号以及第二信号,所述第二信号对包括第三信号以及第四信号;其中,所述第一放大模块包括:放大单元,具有第一节点、第二节点、第三节点以及第四节点,所述第一节点输出所述第一信号,所述第二节点输出所述第二信号,所述第三节点输出所述第三信号,所述第四节点输出所述第四信号,被配置为,接收所述数据信号、所述第一参考信号以及所述第二参考信号;第一nmos管以及第二nmos管,所述第一nmos管的一端连接所述第一节点,所述第一nmos管的另一端连接所述第二nmos管的一端,所述第二nmos管的另一端连接所述第二节点,所述第一nmos管与所述第二nmos管中一者的栅极接收第一互补反馈信号,另一者的栅极接收所述使能信号,所述第一互补反馈信号与所述第一反馈信号的电平相反;第三nmos管以及第四nmos管,所述第三nmos管的一端连接所述第三节点,所述第三nmos管的另一端与所述第四nmos管的一端连接,所述第四nmos管的另一端连接所述第四节点,所述第三nmos管与所述第四nmos管中一者的栅极接收第二互补反馈信号,另一者的栅极接收所述使能信号,所述第二互补反馈信号与所述第二反馈信号的电平相反;第二放大模块,被配置为,接收所述第一放大模块的输出信号作为输入信号对,对所述输入信号对的电压差进行放大处理,并输出第一输出信号和第二输出信号作为所述放大处理的结果。

3、在一些实施例中,所述第一放大模块还包括:第五nmos管以及第六nmos管,所述第五nmos管的一端连接所述第一节点,所述第五nmos管的另一端连接所述第六nmos管的一端,所述第六nmos管的另一端连接所述第二节点,所述第五nmos管与所述第六nmos管中一者的栅极接收所述第一互补反馈信号,另一者的栅极接收所述使能信号。

4、在一些实施例中,所述第一nmos管的栅极接收所述使能信号,所述第二nmos管的栅极接收所述第一互补反馈信号,其中,所述第一nmos管的沟道宽度大于所述第二nmos管的沟道宽度;所述第五nmos管的栅极接收所述第一互补反馈信号,所述第六nmos管的栅极接收所述使能信号,其中,所述第五nmos管的沟道宽度小于所述第六nmos管的沟道宽度。

5、在一些实施例中,所述第五nmos管的沟道宽度等于所述第二nmos管的沟道宽度;所述第六nmos管的沟道宽度等于所述第一nmos管的沟道宽度;所述第一nmos管的沟道长度、所述第二nmos管的沟道长度、所述第五nmos管的沟道长度和所述第六nmos管的沟道长度均相等。

6、在一些实施例中,所述第一放大模块还包括:第七nmos管以及第八nmos管,所述第七nmos管的一端连接所述第三节点,所述第七nmos管的另一端连接所述第八nmos管的一端,所述第八nmos管的另一端连接所述第四节点,所述第七nmos管与所述第八nmos管中一者的栅极接收所述第二互补反馈信号,另一者的栅极接收所述使能信号。

7、在一些实施例中,所述第三nmos管的栅极接收所述使能信号,所述第四nmos管的栅极接收所述第二互补反馈信号,其中,所述第三nmos管的沟道宽度大于所述第四nmos管的沟道宽度;所述第七nmos管的栅极接收所述第二互补反馈信号,所述第八nmos管的栅极接收所述使能信号,其中,所述第七nmos管的沟道宽度小于所述第八nmos管的沟道宽度。

8、在一些实施例中,所述第七nmos管的沟道宽度等于所述第四nmos管的沟道宽度;所述第八nmos管的沟道宽度等于所述第三nmos管的沟道宽度;所述第三nmos管的沟道长度、所述第四nmos管的沟道长度、所述第七nmos管的沟道长度和所述第八nmos管的沟道长度均相等。

9、在一些实施例中,所述采样时钟信号包括第一采样时钟信号和第二采样时钟信号;所述放大单元包括:第一比较电路,具有所述第一节点和所述第二节点,被配置为,接收所述数据信号以及所述第一参考信号并响应于所述第一采样时钟信号进行所述第一比较;时钟产生电路,被配置为,接收所述使能信号以及原始采样时钟信号,并输出所述第二采样时钟信号,其中,在所述使能信号具有所述第一电平值期间,所述第二采样时钟信号的相位与所述原始采样时钟信号的相位相反,在所述使能信号具有所述第二电平值期间,所述第二采样时钟信号为逻辑高电平信号;第二比较电路,具有所述第三节点和所述第四节点,被配置为,接收所述数据信号以及所述第二参考信号,并在所述使能信号具有所述第一电平值期间,响应于所述第二采样时钟信号进行所述第二比较;在所述使能信号具有所述第二电平值期间导通所述第三节点与地端之间的连接路径,并导通所述第四节点与地端之间的连接路径。

10、在一些实施例中,所述第一比较电路包括:第一电流源,被配置为,连接在电源节点与第五节点之间,响应于所述第一采样时钟信号向所述第五节点提供电流;第一比较单元,连接所述第一节点、所述第二节点以及所述第五节点,被配置为,接收所述数据信号以及所述第一参考信号,当所述第一电流源向所述第五节点提供电流时进行所述第一比较,并输出所述第一信号和所述第二信号;第一复位单元,连接所述第一节点以及所述第二节点,被配置为,响应于所述第一采样时钟信号对所述第一节点和所述第二节点进行复位;所述第二比较电路包本文档来自技高网...

【技术保护点】

1.一种数据接收电路,其特征在于,包括:

2.如权利要求1所述的数据接收电路,其特征在于,所述第一放大模块还包括:

3.如权利要求2所述的数据接收电路,其特征在于,所述第一NMOS管的栅极接收所述使能信号,所述第二NMOS管的栅极接收所述第一互补反馈信号,其中,所述第一NMOS管的沟道宽度大于所述第二NMOS管的沟道宽度;所述第五NMOS管的栅极接收所述第一互补反馈信号,所述第六NMOS管的栅极接收所述使能信号,其中,所述第五NMOS管的沟道宽度小于所述第六NMOS管的沟道宽度。

4.如权利要求2所述的数据接收电路,其特征在于,所述第五NMOS管的沟道宽度等于所述第二NMOS管的沟道宽度;所述第六NMOS管的沟道宽度等于所述第一NMOS管的沟道宽度;所述第一NMOS管的沟道长度、所述第二NMOS管的沟道长度、所述第五NMOS管的沟道长度和所述第六NMOS管的沟道长度均相等。

5.如权利要求1所述的数据接收电路,其特征在于,所述第一放大模块还包括:

6.如权利要求5所述的数据接收电路,其特征在于,所述第三NMOS管的栅极接收所述使能信号,所述第四NMOS管的栅极接收所述第二互补反馈信号,其中,所述第三NMOS管的沟道宽度大于所述第四NMOS管的沟道宽度;所述第七NMOS管的栅极接收所述第二互补反馈信号,所述第八NMOS管的栅极接收所述使能信号,其中,所述第七NMOS管的沟道宽度小于所述第八NMOS管的沟道宽度。

7.如权利要求5所述的数据接收电路,其特征在于,所述第七NMOS管的沟道宽度等于所述第四NMOS管的沟道宽度;所述第八NMOS管的沟道宽度等于所述第三NMOS管的沟道宽度;所述第三NMOS管的沟道长度、所述第四NMOS管的沟道长度、所述第七NMOS管的沟道长度和所述第八NMOS管的沟道长度均相等。

8.如权利要求1所述的数据接收电路,其特征在于,所述采样时钟信号包括第一采样时钟信号和第二采样时钟信号;所述放大单元包括:

9.如权利要求8所述的数据接收电路,其特征在于,所述第一比较电路包括:

10.如权利要求9所述的数据接收电路,其特征在于,所述第一电流源包括:

11.如权利要求9所述的数据接收电路,其特征在于,所述第一比较单元包括:

12.如权利要求9所述的数据接收电路,其特征在于,所述第一复位单元包括:

13.如权利要求8所述的数据接收电路,其特征在于,所述时钟产生电路包括:

14.如权利要求8所述的数据接收电路,其特征在于,所述时钟产生电路包括:

15.如权利要求1所述的数据接收电路,其特征在于,所述第二放大模块包括:

16.如权利要求15所述的数据接收电路,其特征在于,所述第一输入单元包括:

17.如权利要求15所述的数据接收电路,其特征在于,所述锁存单元包括:

18.如权利要求17所述的数据接收电路,其特征在于,所述第二放大模块还包括:

19.如权利要求18所述的数据接收电路,其特征在于,所述第三复位单元包括:

20.如权利要求1所述的数据接收电路,其特征在于,还包括:

21.如权利要求20所述的数据接收电路,其特征在于,所述第一反相电路包括第一反相器;所述第二反相电路包括第二反相器。

22.如权利要求20所述的数据接收电路,其特征在于,所述第一反相电路包括第三与非门,所述第三与非门的两个输入端分别接收所述第一反馈信号以及所述使能信号,输出端输出所述第一互补反馈信号;所述第二反相电路包括第四与非门,所述第四与非门的两个输入端分别接收所述第二反馈信号以及所述使能信号,输出端输出所述第二互补反馈信号。

23.一种数据接收系统,其特征在于,包括:

24.如权利要求23所述的数据接收系统,其特征在于,所述数据接收电路响应于采样时钟信号接收数据;且所述数据接收系统包括4个级联的所述数据传输电路,相邻级的所述数据接收电路的所述采样时钟信号的相位差为90°。

25.如权利要求23所述的数据接收系统,其特征在于,前一级的所述数据接收电路的所述第二放大模块输出的所述第一输出信号和所述第二输出信号作为后一级所述数据接收电路的所述反馈信号;或者,前一级的所述锁存电路输出的信号作为后一级所述数据接收电路的所述反馈信号。

26.一种存储装置,其特征在于,包括:

...

【技术特征摘要】

1.一种数据接收电路,其特征在于,包括:

2.如权利要求1所述的数据接收电路,其特征在于,所述第一放大模块还包括:

3.如权利要求2所述的数据接收电路,其特征在于,所述第一nmos管的栅极接收所述使能信号,所述第二nmos管的栅极接收所述第一互补反馈信号,其中,所述第一nmos管的沟道宽度大于所述第二nmos管的沟道宽度;所述第五nmos管的栅极接收所述第一互补反馈信号,所述第六nmos管的栅极接收所述使能信号,其中,所述第五nmos管的沟道宽度小于所述第六nmos管的沟道宽度。

4.如权利要求2所述的数据接收电路,其特征在于,所述第五nmos管的沟道宽度等于所述第二nmos管的沟道宽度;所述第六nmos管的沟道宽度等于所述第一nmos管的沟道宽度;所述第一nmos管的沟道长度、所述第二nmos管的沟道长度、所述第五nmos管的沟道长度和所述第六nmos管的沟道长度均相等。

5.如权利要求1所述的数据接收电路,其特征在于,所述第一放大模块还包括:

6.如权利要求5所述的数据接收电路,其特征在于,所述第三nmos管的栅极接收所述使能信号,所述第四nmos管的栅极接收所述第二互补反馈信号,其中,所述第三nmos管的沟道宽度大于所述第四nmos管的沟道宽度;所述第七nmos管的栅极接收所述第二互补反馈信号,所述第八nmos管的栅极接收所述使能信号,其中,所述第七nmos管的沟道宽度小于所述第八nmos管的沟道宽度。

7.如权利要求5所述的数据接收电路,其特征在于,所述第七nmos管的沟道宽度等于所述第四nmos管的沟道宽度;所述第八nmos管的沟道宽度等于所述第三nmos管的沟道宽度;所述第三nmos管的沟道长度、所述第四nmos管的沟道长度、所述第七nmos管的沟道长度和所述第八nmos管的沟道长度均相等。

8.如权利要求1所述的数据接收电路,其特征在于,所述采样时钟信号包括第一采样时钟信号和第二采样时钟信号;所述放大单元包括:

9.如权利要求8所述的数据接收电路,其特征在于,所述第一比较电路包括:

10.如权利要求9所述的数据接收电路,其特征在于,所述第一电流源包括:<...

【专利技术属性】
技术研发人员:林峰
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1