System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 全方位拮抗像素电路、驱动方法以及探测器技术_技高网
当前位置: 首页 > 专利查询>之江实验室专利>正文

全方位拮抗像素电路、驱动方法以及探测器技术

技术编号:40078607 阅读:7 留言:0更新日期:2024-01-17 02:03
本申请涉及一种全方位拮抗像素电路、驱动方法以及探测器,其中,该全方位像素电路包括:每一拮抗单元包括四个子像素,四个子像素分两层呈矩形排布,每一层包括两个子像素;同一拮抗单元中,第一对角上的两个信号放大单元的第四端同时与第一信号耦合单元的第一端连接,第一信号耦合单元的第二端接地,第二对角上的两个信号放大单元的第四端同时与第二信号耦合单元的第一端连接,第二信号耦合单元的第二端接地;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端。通过本申请的全方位像素电路解决了像素电路的探测结果容易导致显示效果较差的问题,实现了探测器的全方位拮抗效果。

【技术实现步骤摘要】

本申请涉及视觉传感,特别是涉及一种全方位拮抗像素电路、驱动方法以及探测器


技术介绍

1、像素电路可以作为探测器的主要电路,在各领域都得到广泛的应用,例如,可以用于图像感知分析、医学图像处理、医学成像、机器人视觉以及热力学研究等领域中。

2、但目前的像素电路通常是将每一像素采集的探测信号直接作为探测结果,通过该种像素电路得到的探测结果容易导致最终的显示效果较差的问题。

3、针对相关技术中的像素电路的探测结果容易导致显示效果较差的问题,目前还没有提出有效的解决方案。


技术实现思路

1、在本实施例中提供了一种全方位拮抗像素电路、驱动方法以及探测器,以解决相关技术中的像素电路的探测结果容易导致显示效果较差的问题。

2、第一个方面,在本实施例中提供了一种全方位拮抗像素电路,全方位拮抗像素电路包括:阵列分布的多个拮抗单元;每一所述拮抗单元包括四个子像素、第一信号耦合单元以及第二信号耦合单元,所述四个子像素分两层呈矩形排布,每一层包括两个子像素,每一所述子像素中包括信号生成单元、信号放大单元以及信号输出单元;

3、同一行拮抗单元中所有信号生成单元的第一端、信号放大单元的第一端以及信号输出单元的第一端都与驱动单元连接,所述驱动单元用于提供驱动信号,以使所有信号生成单元、信号放大单元以及信号输出单元基于所述驱动信号运行;

4、所有信号生成单元的第二端与对应信号放大单元的第二端连接,所有信号生成单元的第三端接地,所述信号生成单元用于接收外部刺激信号,根据外部刺激信号生成探测信号,并将探测信号传输至对应信号放大单元;

5、信号放大单元的第三端与对应信号输出单元的第二端连接,同一拮抗单元中,第一对角上的两个信号放大单元的第四端同时与第一信号耦合单元的第一端连接,所述第一信号耦合单元的第二端接地,第二对角上的两个信号放大单元的第四端同时与第二信号耦合单元的第一端连接,所述第二信号耦合单元的第二端接地;

6、第一信号耦合单元用于将第一对角中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;第二信号耦合单元用于将第二对角中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;

7、信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端;

8、同一行拮抗单元中的所有信号输出单元的第三端与信号接收端连接。

9、在其中的一些实施例中,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

10、所述信号生成单元包括第一分压组件以及可变电阻;

11、所述第一分压组件的第一端与所述驱动信号发送端连接,所述第一分压组件的第二端与所述行扫描信号发送端连接,所述第一分压组件的第三端与所述可变电阻的第一端连接,所述可变电阻的第二端接地,所述第一分压组件与所述可变电阻的连接点与对应信号放大单元的第二端连接;

12、所述可变电阻用于接收外部刺激信号,基于所述外部刺激信号调节阻值,以使所述第一分压组件与所述可变电阻的连接点产生探测信号。

13、在其中的一些实施例中,所述第一分压组件为第一晶体管,所述第一晶体管的第一端为源极,所述第一晶体管的第二端为栅极,所述第一晶体管的第三端为漏极;

14、所述可变电阻包括光敏电阻以及热敏电阻中的任意一种。

15、在其中的一些实施例中,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

16、所述信号放大单元包括:第二分压组件以及共源放大器;

17、所述第二分压组件的第一端与所述驱动信号发送端连接,所述第二分压组件的第二端与所述行扫描信号发送端连接,所述第二分压组件的第三端与所述共源放大器的漏极连接;

18、所述共源放大器的栅极与所述第一分压组件与所述可变电阻的连接点连接,同一拮抗单元中,第一对角上的两个共源放大器的源极同时与第一信号耦合单元的第一端连接,第二对角上的两个共源放大器的源极同时与第二信号耦合单元的第一端连接,所述第二分压组件与所述共源放大器的连接点与对应信号输出单元的第二端连接。

19、在其中的一些实施例中,所述第二分压组件为第二晶体管,所述第二晶体管的第一端为漏极,所述第二晶体管的第二端为栅极,所述第二晶体管的第三端为源极。

20、在其中的一些实施例中,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

21、所述信号输出单元为输出晶体管,所述信号输出单元的第一端为漏极与所述驱动信号发送端连接,所述信号输出单元的第二端为栅极,所有信号输出单元的第三端为源极。

22、在其中的一些实施例中,所述第一信号耦合单元包括第一耦合晶体管和第二耦合晶体管,所述第二信号耦合单元包括第三耦合晶体管喝第四耦合晶体管;

23、所述第一耦合晶体管的漏极与所述第二耦合晶体管的漏极连接,并与同一拮抗单元中,第一对角上的两个共源放大器的源极连接,所述第一耦合晶体管的栅极与所述第二耦合晶体管的栅极都与所述行扫描信号发送端连接,所述第一耦合晶体管的源极与所述第二耦合晶体管的源极都接地;

24、所述第三耦合晶体管的漏极与所述第四耦合晶体管的漏极连接,并与同一拮抗单元中,第二对角上的两个共源放大器的源极连接,所述第三耦合晶体管的栅极与所述第四耦合晶体管的栅极都与所述行扫描信号发送端连接,所述第三耦合晶体管的源极与所述第四耦合晶体管的源极都接地。

25、第二个方面,在本实施例中提供了一种驱动方法,应用于上述任一方面所述的全方位拮抗像素电路中,包括:

26、基于探测周期向所述全方位拮抗像素电路中的目标行拮抗单元中的所有信号生成单元、信号放大单元以及信号输出单元发送驱动信号,以使所述目标行拮抗单元中的所有信号生成单元、信号放大单元以及信号输出单元基于所述驱动信号运行,所述目标行拮抗单元为所述全方位拮抗像素电路中的任意一行拮抗单元;

27、接收所述全方位拮抗像素电路基于所述驱动信号返回的探测信号;

28、在所述探测周期结束后,停止向所述目标行拮抗单元中的所有信号生成单元、信号放大单元以及信号输出单元发送驱动信号,并向所述目标行拮抗单元的下一行拮抗单元的所有信号生成单元、信号放大单元以及信号输出单元发送驱动信号,直至所述全方位拮抗像素电路中的所有行中的拮抗单元扫描结束。

29、在其中的一些实施例中,所述驱动信号包括行扫描信号以及直流高电平信号,所述行扫描信号用于控制所述目标行拮抗单元中的所有信号生成单元、本文档来自技高网...

【技术保护点】

1.一种全方位拮抗像素电路,其特征在于,所述全方位拮抗像素电路包括:阵列分布的多个拮抗单元;每一所述拮抗单元包括四个子像素、第一信号耦合单元以及第二信号耦合单元,所述四个子像素分两层呈矩形排布,每一层包括两个子像素,每一所述子像素中包括信号生成单元、信号放大单元以及信号输出单元;

2.根据权利要求1所述的全方位拮抗像素电路,其特征在于,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

3.根据权利要求2所述的全方位拮抗像素电路,其特征在于,所述第一分压组件为第一晶体管,所述第一晶体管的第一端为源极,所述第一晶体管的第二端为栅极,所述第一晶体管的第三端为漏极;

4.根据权利要求2所述的全方位拮抗像素电路,其特征在于,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

5.根据权利要求4所述的全方位拮抗像素电路,其特征在于,所述第二分压组件为第二晶体管,所述第二晶体管的第一端为漏极,所述第二晶体管的第二端为栅极,所述第二晶体管的第三端为源极。

6.根据权利要求1所述的全方位拮抗像素电路,其特征在于,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

7.根据权利要求4所述的像素电路,其特征在于,所述第一信号耦合单元包括第一耦合晶体管和第二耦合晶体管,所述第二信号耦合单元包括第三耦合晶体管喝第四耦合晶体管;

8.一种驱动方法,其特征在于,用于驱动上述权利要求1-7中任一项所述的全方位拮抗像素电路中,包括:

9.根据权利要求8所述的驱动方法,其特征在于,所述驱动信号包括行扫描信号以及直流高电平信号,所述行扫描信号用于控制所述目标行拮抗单元中的所有信号生成单元、信号放大单元以及信号输出单元导通,以使导通后的信号生成单元、信号放大单元以及信号输出单元基于所述直流高电平信号运行。

10.一种探测器,其特征在于,包括上述权利要求1-7中任一项所述的全方位拮抗像素电路以及驱动模块,所述驱动模块包括信号发送端以及信号接收端,所述信号发送端与所述信号接收端分别与所述全方位拮抗像素电路连接,所述信号发送端用于向所述全方位拮抗像素电路发送驱动信号,所述信号接收端用于接收所述全方位拮抗像素电路基于所述驱动信号反馈的探测信号。

...

【技术特征摘要】

1.一种全方位拮抗像素电路,其特征在于,所述全方位拮抗像素电路包括:阵列分布的多个拮抗单元;每一所述拮抗单元包括四个子像素、第一信号耦合单元以及第二信号耦合单元,所述四个子像素分两层呈矩形排布,每一层包括两个子像素,每一所述子像素中包括信号生成单元、信号放大单元以及信号输出单元;

2.根据权利要求1所述的全方位拮抗像素电路,其特征在于,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

3.根据权利要求2所述的全方位拮抗像素电路,其特征在于,所述第一分压组件为第一晶体管,所述第一晶体管的第一端为源极,所述第一晶体管的第二端为栅极,所述第一晶体管的第三端为漏极;

4.根据权利要求2所述的全方位拮抗像素电路,其特征在于,所述驱动单元包括:驱动信号发送端以及行扫描信号发送端,所述驱动信号发送端用于提供直流高电平信号,所述行扫描信号发送端用于提供行扫描信号;

5.根据权利要求4所述的全方位拮抗像素电路,其特征在于,所述第二分压组件为第二晶体管,所述第二晶体管的第一端为漏极,所述第二晶体管的第二端为栅极,所述第二晶体管的第三端为源极。

6.根据权利...

【专利技术属性】
技术研发人员:张留旗杨青孟雷欣邹敏
申请(专利权)人:之江实验室
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1