【技术实现步骤摘要】
本公开的实施例大体上涉及存储器装置。更具体来说,本公开的实施例涉及启用及停用存储器装置的输入缓冲器。
技术介绍
1、一般来说,计算系统可包含在操作中经由电信号传递信息的电子装置。例如,计算系统可包含可通信地耦合到存储器装置的处理器,所述存储器装置例如动态随机存取存储器(dram)装置、铁电随机存储器(feram)装置、另一随机存取存储器装置(ram)及/或并入多于一种类型的ram的混合装置。以此方式,处理器可与存储器装置通信以例如检索可执行指令、检索待通过处理器处理的数据及/或存储从处理器输出的数据。
2、主机装置(例如,处理器)可向存储器装置发送数据及命令。存储器装置利用输入缓冲器来捕获从主机装置接收的输入数据。可使用输入缓冲器启用信号选择性地停用及启用这些输入缓冲器。例如,数据选通(dqs)输入缓冲器用于缓冲从主机装置接收的dqs,其用于辅助捕获从主机装置接收的数据。还可使用dqs时钟产生器将dqs划分为4个相位。数据(dq)输入缓冲器可用于缓冲来自主机装置的数据。在写入命令结束时,当在写入命令之间存在相对较大的间隔(例
...【技术保护点】
1.一种存储器装置,其包括:
2.根据权利要求1所述的存储器装置,其中所述写入移位器包括多个串行连接的触发器,通过所述触发器移位所述第一及第二写入命令。
3.根据权利要求2所述的存储器装置,其中所述写入移位器的每一级包括所述串行连接的触发器中的相应者。
4.根据权利要求3所述的存储器装置,其中所述写入移位器包括从所述串行连接的触发器中的两者之间采样的接通分接点。
5.根据权利要求4所述的存储器装置,其中在所述接通分接点之前的串行连接的触发器的数目等于对应于所述第二阈值的级的级数目。
6.根据权利要求4所述的存
...【技术特征摘要】
1.一种存储器装置,其包括:
2.根据权利要求1所述的存储器装置,其中所述写入移位器包括多个串行连接的触发器,通过所述触发器移位所述第一及第二写入命令。
3.根据权利要求2所述的存储器装置,其中所述写入移位器的每一级包括所述串行连接的触发器中的相应者。
4.根据权利要求3所述的存储器装置,其中所述写入移位器包括从所述串行连接的触发器中的两者之间采样的接通分接点。
5.根据权利要求4所述的存储器装置,其中在所述接通分接点之前的串行连接的触发器的数目等于对应于所述第二阈值的级的级数目。
6.根据权利要求4所述的存储器装置,其中所述写入移位器包括开关以在所述多个串行连接的触发器中选择用于所述接通分接点的不同位置。
7.根据权利要求3所述的存储器装置,其中所述写入移位器中的触发器的总数目等于所述第一阈值的时钟循环的数目。
8.根据权利要求1所述的存储器装置,其中所述写入移位器包括逻辑or电路系统,所述逻辑or电路系统经配置以执行所有级的逻辑or以确定所述第一写入命令何时已通过所述写入移位器移位。
9.根据权利要求8所述的存储器装置,其中通过所述写入移位器移位包括所述写入命令通过所述写入移位器的所有级移位。
10.根据权利要求1所述的存储器装置,其包括模式选择电路系统,所述模式选择电路系统经配置以在用于向所述写入移位器发起写入命令的快速模式与用于向所述写入移位器发起写入指令的慢速模式之间进行选择。
11.根据权利要求10所述的存储器装置,其中所述模式选择电路系统经配置以基于所述存储器装置的速度等级而在所述快速模式与所述慢速模式之间进行选择。
12.根据权利要求10所述的存储器装置,其中所述模式选择电路系统经配置以基于来自所述存储器装置中熔丝的熔断值而在所述快速模式与所述慢速模式之间进行选择。
13.根据权利要求10所述的存储器装置,其中所述模式选择电路系统经配置以基于由所述主机装置设置的模式寄存器值而在所述快速模式与...
【专利技术属性】
技术研发人员:W·C·沃尔德罗普,D·R·布朗,G·S·佩里四世,
申请(专利权)人:美光科技公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。