System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种移位寄存器、硅基显示面板和显示装置制造方法及图纸_技高网

一种移位寄存器、硅基显示面板和显示装置制造方法及图纸

技术编号:39932489 阅读:10 留言:0更新日期:2024-01-08 21:55
本发明专利技术公开了一种移位寄存器、硅基显示面板和显示装置,该移位寄存器包括:级联的多个移位寄存单元;移位寄存单元中,锁存模块响应时钟信号输入端输入的时钟信号,锁存上级移位信号输入端的上级移位信号,并通过下级移位信号输出端输出下级移位信号;电平转换模块响应下级移位信号输出端输出的下级移位信号,控制向输出模块提供的栅极驱动信号的有效脉冲的电压;输出模块控制栅极驱动信号的极性,并通过驱动信号输出端输出栅极驱动信号至一行像素电路中开关晶体管的栅极;其中,栅极驱动信号的有效脉冲的宽度为N*H;N为正整数,H=1/(F*L),F为硅基显示面板的刷新频率,L为硅基显示面板中像素电路的行数。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种移位寄存器、硅基显示面板和显示装置


技术介绍

1、目前,硅基显示面板的像素包括发光元件和像素电路,像素电路可以向发光元件提供驱动电流,驱动发光元件进行发光,且向发光元件所提供的驱动电流的大小和/或时长,可以控制发光元件所呈现的亮度的等级。

2、现有技术中,像素电路包括开关晶体管,通过移位寄存器向开关晶体管提供具有不同占空比的栅极驱动信号,使得开关晶体管具有不同的导通时间,以控制向发光元件提供的驱动电流的时长。

3、但是,受限于现有技术中移位寄存器的结构及其工作过程,使得开关晶体管的导通时长无法精细控制,从而无法准确控制向发光元件提供的驱动电流的时长,导致发光元件进行亮度调节时有顿挫敢,不够平滑,甚至在进行亮度调节时出现闪烁,进而无法对发光元件的亮度进行准确且灵活地调节,使得硅基显示面板的应用受限制。


技术实现思路

1、本专利技术提供了一种移位寄存器、硅基显示面板及显示装置,以提高发光元件显示亮度调节的准确性和灵活性,从而提高硅基显示面板的显示效果。

2、根据本专利技术的一方面,提供了一种移位寄存器,应用于硅基显示面板,所述硅基显示面板包括阵列排布的多个像素电路;所述像素电路包括开关晶体管,所述移位寄存器包括:级联的多个移位寄存单元;

3、每个所述移位寄存单元包括锁存模块、电平转换模块、输出模块、上级移位信号输入端、时钟信号输入端、下级移位信号输出端和驱动信号输出端;所述上级移位信号输入端与上一级所述移位寄存单元的下级移位信号输出端电连接,所述下级移位信号输出端与下一级所述移位寄存单元的上级移位信号输入端电连接;

4、所述锁存模块分别与所述时钟信号输入端、所述上级移位信号输入端和所述下级移位信号输出端电连接;所述锁存模块用于响应所述时钟信号输入端输入的时钟信号,锁存所述上级移位信号输入端的上级移位信号,并通过所述下级移位信号输出端输出下级移位信号;

5、所述电平转换模块耦接于所述下级移位信号输出端与所述输出模块之间;所述电平转换模块用于响应所述下级移位信号输出端输出的下级移位信号,控制向所述输出模块提供的栅极驱动信号的有效脉冲的电压;

6、所述输出模块还与所述驱动信号输出端电连接;所述输出模块用于控制所述栅极驱动信号的极性,并通过所述驱动信号输出端输出所述栅极驱动信号至一行所述像素电路中所述开关晶体管的栅极;

7、其中,所述栅极驱动信号的有效脉冲的宽度为n*h;n为正整数,h=1/(f*l),f为所述硅基显示面板的刷新频率,l为所述硅基显示面板中像素电路的行数。

8、根据本专利技术的另一方面,提供了一种硅基显示面板,包括:阵列排布的多个像素电路、多条栅极信号线、启动信号线和上述述移位寄存器;

9、所述像素电路包括开关晶体管;位于同一行的所述像素电路的所述开关晶体管的栅极与同一条所述栅极信号线电连接;

10、所述移位寄存器中,第一级所述移位寄存单元的上级移位信号输入端与所述启动信号线电连接;

11、各级所述移位寄存单元的驱动信号输出端分别与各条所述栅极信号线电连接。

12、根据本专利技术的另一方面,提供了一种显示装置,包括:上述的硅基显示面板。

13、本专利技术的技术方案,通过锁存模块响应时钟信号,锁存上级移位信号,并输出下级移位信号,电平转换模块响应下级移位信号,控制向输出模块提供的栅极驱动信号的有效脉冲的电压,输出模块控制栅极驱动信号的极性,并通过驱动信号输出端输出栅极驱动信号至一行像素电路中开关晶体管的栅极,使得提供至一行像素电路中开关晶体管的栅极处的栅极驱动信号的有效脉冲的宽度为一行像素电路的刷新时间的整数倍,即栅极驱动信号的有效脉冲的宽度可以为一行像素电路的刷新时间的奇数倍或偶数倍,从而可以根据开关晶体管导通时间的需求,灵活控制移位寄存器输出的栅极驱动信号的有效脉冲的宽度,且在该开关晶体管为控制发光元件的发光时间的晶体管时,通过控制移位寄存器输出的栅极驱动信号的有效脉冲的宽度,准确输出相应的栅极驱动信号,能够在发光元件进行发光时,硅基显示面板能够准确呈现相应的亮度,使得硅基显示面板的具有更为精细的亮度调节方式,使得亮度调节更为平滑,避免因亮度调节的顿挫感而出现的显示闪烁,进而能够提高硅基显示面板的显示效果,拓宽硅基显示面板的应用场景。

14、应当理解,本部分所描述的内容并非旨在标识本专利技术的实施例的关键或重要特征,也不用于限制本专利技术的范围。本专利技术的其它特征将通过以下的说明书而变得容易理解。

本文档来自技高网...

【技术保护点】

1.一种移位寄存器,应用于硅基显示面板,其特征在于,所述硅基显示面板包括阵列排布的多个像素电路;所述像素电路包括开关晶体管,所述移位寄存器包括:级联的多个移位寄存单元;

2.根据权利要求1所述的移位寄存器,其特征在于,所述时钟信号输入端包括接收第一时钟信号的第一时钟信号端和接收第二时钟信号的第二时钟信号端;

3.根据权利要求2所述的移位寄存器,其特征在于,所述锁存模块包括D触发器;所述D触发器的输入端与所述上级移位信号输入端电连接,所述D触发器的控制端与所述第一时钟信号端电连接,所述D触发器的复位端与所述第二时钟信号端电连接,所述D触发器的输出端与所述下级移位信号输出端电连接;

4.根据权利要求3所述的移位寄存器,其特征在于,所述D触发器包括第一锁存器和第二锁存器;

5.根据权利要求1所述的移位寄存器,其特征在于,所述时钟信号的时钟周期为2*H,所述时钟周期包括时长均为H的第一阶段和第二阶段;

6.根据权利要求5所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括逻辑模块、使能控制端和下级移位信号输入端;所述下级移位信号输入端与下一级所述移位寄存单元的下级移位信号输出端电连接;

7.根据权利要求6所述的移位寄存器,其特征在于,当N为奇数时,同一所述移位寄存单元中,所述驱动信号输出端输出的所述栅极驱动信号的有效脉冲的起始时刻与所述下级移位信号输出端输出的所述下级移位信号的有效脉冲的起始时刻为同一时刻;所述驱动信号输出端输出的所述栅极驱动信号的有效脉冲的终止时刻与所述下级移位信号输入端输入的所述下级移位信号的有效脉冲的终止时刻为同一时刻。

8.根据权利要求6所述的移位寄存器,其特征在于,所述逻辑模块包括第一与非门和第二与非门;

9.根据权利要求6所述的移位寄存器,其特征在于,所述锁存模块包括锁存器;

10.根据权利要求1所述的移位寄存器,其特征在于,所述电平转换模块包括电平转换器;

11.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括串联连接于所述驱动信号输出端与所述电平转换模块之间的至少一个缓冲器。

12.一种硅基显示面板,其特征在于,包括:阵列排布的多个像素电路、多条栅极信号线、启动信号线和权利要求1-11任一项所述的移位寄存器;

13.一种显示装置,其特征在于,包括:权利要求12所述的硅基显示面板。

...

【技术特征摘要】

1.一种移位寄存器,应用于硅基显示面板,其特征在于,所述硅基显示面板包括阵列排布的多个像素电路;所述像素电路包括开关晶体管,所述移位寄存器包括:级联的多个移位寄存单元;

2.根据权利要求1所述的移位寄存器,其特征在于,所述时钟信号输入端包括接收第一时钟信号的第一时钟信号端和接收第二时钟信号的第二时钟信号端;

3.根据权利要求2所述的移位寄存器,其特征在于,所述锁存模块包括d触发器;所述d触发器的输入端与所述上级移位信号输入端电连接,所述d触发器的控制端与所述第一时钟信号端电连接,所述d触发器的复位端与所述第二时钟信号端电连接,所述d触发器的输出端与所述下级移位信号输出端电连接;

4.根据权利要求3所述的移位寄存器,其特征在于,所述d触发器包括第一锁存器和第二锁存器;

5.根据权利要求1所述的移位寄存器,其特征在于,所述时钟信号的时钟周期为2*h,所述时钟周期包括时长均为h的第一阶段和第二阶段;

6.根据权利要求5所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括逻辑模块、使能控制端和下级移位信号输入端;所述下级移位信号输入端与下一级所述移位寄存单元的下级移位信号输出端...

【专利技术属性】
技术研发人员:刘炳麟吴桐
申请(专利权)人:上海视涯技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1