【技术实现步骤摘要】
【国外来华专利技术】用于半导体装置的可调定时器组件
[0001]本公开大体上涉及半导体存储器及方法,且更特定来说,涉及用于半导体装置的可调定时器组件的设备
、
系统及方法
。
技术介绍
[0002]存储器装置通常被提供为计算机或其它电子系统中的内部半导体集成电路
。
存在许多不同类型的存储器,包含易失性及非易失性存储器
。
易失性存储器可能需要电力来维持其数据
(
例如,主机数据
、
错误数据等
)
,且包含随机存取存储器
(RAM)、
动态随机存取存储器
(DRAM)、
静态随机存取存储器
(SRAM)、
同步动态随机存取存储器
(SDRAM)
及晶闸管随机存取存储器
(TRAM)
等等
。
非易失性存储器可通过在不被供电时保留经存储数据来提供持久数据,且可包含
NAND
快闪存储器
、NOR
快闪存储器
...
【技术保护点】
【技术特征摘要】
【国外来华专利技术】1.
一种设备,其包括:存储器装置;及存储器控制器,其耦合到所述存储器装置,所述存储器控制器包括:可调定时器组件,其经配置以:接收与第一命令相关联的定时器产生请求,所述第一命令对应于所述存储器装置的特定第一地址;响应于接收到所述定时器产生请求:将对应于所述特定第一地址的活动定时器条目存储在所述可调定时器组件的高速缓存器中;及通过使包括时间戳及对应地址信息的定时器条目在所述可调定时器组件的定时器逻辑中排队来产生对应于所述活动定时器条目及所述特定第一地址的定时器;响应于所述定时器的到期:使所述定时器条目出列;及使存储在所述高速缓存器中的所述活动定时器条目无效;及命令逻辑,其经配置以在向所述存储器装置的特定第二地址发出第二命令以供执行之前,询问所述可调定时器组件的所述高速缓存器以确定所述高速缓存器是否包含对应于所述特定第二地址的活动定时器条目
。2.
根据权利要求1所述的设备,其中所述命令逻辑进一步经配置以响应于确定所述高速缓存器不包含对应于所述特定第二地址的活动定时器条目而向所述存储器装置发出所述特定第二命令
。3.
根据权利要求1至2中任一权利要求所述的设备,其中所述特定第二地址是与所述特定第一地址相同的地址,使得命令逻辑进一步经配置以响应于确定所述高速缓存器包含所述活动定时器条目而延迟向所述存储器装置发出所述特定第二命令
。4.
根据权利要求1至2中任一权利要求所述的设备,其中对应于所述特定第一地址的所述第一命令是预充电命令,且其中所述定时器到期是基于与所述存储器装置相关联的最小预充电到激活延迟
。5.
根据权利要求1至2中任一权利要求所述的设备,其中所述可调定时器组件包括经配置以保存从所述命令逻辑接收的输入数据的输入数据队列
。6.
根据权利要求1至2中任一权利要求所述的设备,其中:所述可调定时器组件包括经配置以将时间戳放置在输入数据上的时间管理器;且所述可调定时器组件包括用以保存所述输入数据及所述时间戳的时间戳队列
。7.
根据权利要求1至2中任一权利要求所述的设备,其中所述可调定时器组件包括用以指示执行所述第一命令及所述第二命令的时间的时间计数器
。8.
根据权利要求1至2中任一权利要求所述的设备,其中所述可调定时器组件包括用以指示在执行所述第一命令与执行所述第二命令之间将经过的时间量的定时器值寄存器
。9.
根据权利要求1至2中任一权利要求所述的设备,其中所述可调定时器组件包括用以比较所述活动定时器条目的定时器值与所述时间计数器的值的比较触发器
。10.
根据权利要求1至2中任一权利要求所述的设备,其中所述可调定时器组件包括经配置以使所述活动定时器条目无效的更新逻辑电路系统
。
11.
根据权利要求1至2中任一权利要求所述的设备,其中所述高速缓存器的尺寸基于耦合到所述存储器控制器的所述存储器装置的类型来调整
。12.
一种方法,其包括:由可调定时器组件接收与第一命令相关联的请求,所述第一命令对应于存储器装置的特定第一地址;响应于接收到所述请求,将对应于所述特定第一地址的活动定时器条目存储在所述可调定时器组件的高速缓存器中;响应于接收到所述请求,通过使包括时间戳及对应地址信息的定时器条目在所述可调定时器组件的定时器...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。