一种显示基板制造技术

技术编号:39798833 阅读:7 留言:0更新日期:2023-12-22 02:30
本发明专利技术提供一种显示基板

【技术实现步骤摘要】
一种显示基板、显示面板及显示装置


[0001]本申请实施例涉及显示
,尤其涉及一种显示基板

显示面板及显示装置


技术介绍

[0002]随着显示技术的不断进步,对于显示面板显示效果的要求也随之逐渐提高

现有的显示基板通常可以通过数据信号控制像素电极的电压,进而改变像素电极对应的像素的发光亮度

[0003]然而,现有的显示基板中通常存在通过一条数据信号线驱动至少两列像素电极的现象,引起不同列的像素电极与数据信号线之间的距离不同,进而使得不同列的像素电极的电压之间存在差异,导致不同列的像素之间存在亮度差异,使得显示面板出现摇头纹,影响显示画面的稳定性,从而影响显示面板的显示效果


技术实现思路

[0004]本申请实施例提供的一种显示基板

显示面板及显示装置,可以在一条数据信号线驱动至少两列像素电极的情况下,解决不同列的像素电极的电压之间存在差异,导致不同列的像素的亮度之间存在差异,使得显示面板出现摇头纹,影响显示画面的稳定性及显示面板的显示效果的问题

[0005]本申请实施例的第一方面,提供一种显示基板,包括:
[0006]衬底层;
[0007]多条数据线,多条所述数据线设置于所述衬底层的一侧,多条所述数据线沿第一方向延伸;
[0008]多条栅线,多条所述栅线与多条所述数据线设置于所述衬底层的同侧,多条所述栅线沿第二方向延伸,其中,所述第一方向与所述第二方向相交,多条所述栅线与多条所述数据线相交形成像素区域;
[0009]半导体层,所述半导体层包括多个第一半导体连接部和多个第二半导体连接部,所述第一半导体连接部和所述第二半导体连接部在所述衬底层的正投影均与所述栅线在所述衬底层的正投影存在交叠;
[0010]所述像素区域内设置有第一像素电极和第二像素电极,所述第一半导体连接部与所述第一像素电极通过第一电极引线电连接,所述第二半导体连接部与所述第二像素电极通过第二电极引线电连接,所述第一半导体连接部和所述第二半导体连接部均与同一条所述数据线电连接,所述第一电极引线沿所述第二方向的长度小于所述第二电极引线沿所述第二方向的长度;
[0011]其中,第一电极段与最近的所述栅线之间的距离小于第二电极段与最近的所述栅线之间的距离,所述第一电极段为在所述第二方向上延伸的所述第一电极引线,所述第二电极段为在所述第二方向上延伸的所述第二电极引线

[0012]在一些实施方式中,在所述第一方向上,相邻两排的所述像素区域之间设置有两
条所述栅线,分别为第一栅线和第二栅线;
[0013]所述第一半导体连接部在所述衬底层的正投影与所述第一栅线在所述衬底层的正投影存在交叠,所述第二半导体连接部在所述衬底层的正投影与所述第二栅线在所述衬底层的正投影存在交叠;
[0014]所述第一半导体连接部与所述第二半导体连接部分别设置于所述像素区域的两侧

[0015]在一些实施方式中,所述栅线包括第一栅线段

第二栅线段和第三栅线段,其中,所述第一栅线段与所述第一电极段在所述第一方向上至少部分相对设置,所述第二栅线段与所述第二电极段在所述第一方向上至少部分相对设置,所述第三栅线段设置于所述第一栅线段与所述第二栅线段之间;
[0016]所述第一电极段与所述第一栅线段之间的距离小于所述第二电极段与所述第二栅线段之间的距离

[0017]在一些实施方式中,所述第二栅线段在所述第一方向上的尺寸小于所述第一栅线段在所述第一方向上的尺寸

[0018]在一些实施方式中,所述第一栅线段在所述第一方向上的尺寸大于所述第三栅线段在所述第一方向上的尺寸,所述第二栅线段在所述第一方向上的尺寸小于所述第三栅线段在所述第一方向上的尺寸;或,
[0019]所述第一栅线段在所述第一方向上的尺寸等于所述第三栅线段在所述第一方向上的尺寸,所述第二栅线段在所述第一方向上的尺寸小于所述第三栅线段在所述第一方向上的尺寸;或,
[0020]所述第一栅线段在所述第一方向上的尺寸大于所述第三栅线段在所述第一方向上的尺寸,所述第二栅线段在所述第一方向上的尺寸等于所述第三栅线段在所述第一方向上的尺寸

[0021]在一些实施方式中,所述第二栅线段在所述第二方向上的尺寸大于所述第二电极段在所述第二方向上的尺寸;和
/
或,
[0022]所述第一栅线段在所述第二方向上的尺寸大于所述第一电极段在所述第二方向上的尺寸

[0023]在一些实施方式中,所述第二栅线段在所述第二方向上的尺寸与所述第二像素电极在所述第二方向上的尺寸相等;和
/
或,
[0024]所述第一栅线段在所述第二方向上的尺寸与所述第一像素电极在所述第二方向上的尺寸相等

[0025]在一些实施方式中,所述栅线包括凸出部和凹陷部,其中,所述凸出部在所述第一方向上与所述第二电极段至少部分相对设置,所述凸出部朝向远离所述第二像素电极的方向凸出,所述凹陷部在所述第二方向上与所述第一电极段至少部分相对设置,所述凹陷部朝向靠近所述第一像素电极的方向凹陷,所述凸出部与所述凹陷部在所述第一方向上的尺寸相等

[0026]在一些实施方式中,所述凹陷部在所述第二方向上的尺寸大于所述第一电极段在所述第二方向上的尺寸;和
/
或,
[0027]所述凸出部在所述第二方向上的尺寸大于所述第二电极段在所述第二方向上的
尺寸

[0028]在一些实施方式中,所述凹陷部在所述第二方向上的尺寸等于所述第一像素电极在所述第二方向上的尺寸;和
/
或,
[0029]所述凸出部在所述第二方向上的尺寸等于所述第二像素电极在所述第二方向上的尺寸

[0030]在一些实施方式中,连接于同一条所述数据线的所述第一像素电极与所述第二像素电极的极性相同

[0031]在一些实施方式中,所述第一栅线段与所述第一像素电极之间的距离小于所述第二栅线段与所述第二像素电极之间的距离

[0032]在一些实施方式中,所述第一像素电极在所述第一方向上的尺寸大于所述第二像素电极在所述第一方向上的尺寸

[0033]本申请实施例的第二方面,提供一种显示面板,包括:
[0034]如上述第一方面中任一种所述的显示基板;
[0035]彩膜基板,与所述显示基板相对设置;
[0036]液晶层,设置于所述显示基板与所述彩膜基板之间

[0037]本申请实施例的第三方面,提供一种显示装置,包括:
[0038]如上述第一方面中任一种所述的显示基板;或,
[0039]如上述第二方面所述的显示面板

[0040]本申请本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种显示基板,其特征在于,包括:衬底层;多条数据线,多条所述数据线设置于所述衬底层的一侧,多条所述数据线沿第一方向延伸;多条栅线,多条所述栅线与多条所述数据线设置于所述衬底层的同侧,多条所述栅线沿第二方向延伸,其中,所述第一方向与所述第二方向相交,多条所述栅线与多条所述数据线相交形成像素区域;半导体层,所述半导体层包括多个第一半导体连接部和多个第二半导体连接部,所述第一半导体连接部和所述第二半导体连接部在所述衬底层的正投影均与所述栅线在所述衬底层的正投影存在交叠;所述像素区域内设置有第一像素电极和第二像素电极,所述第一半导体连接部与所述第一像素电极通过第一电极引线电连接,所述第二半导体连接部与所述第二像素电极通过第二电极引线电连接,所述第一半导体连接部和所述第二半导体连接部均与同一条所述数据线电连接,所述第一电极引线沿所述第二方向的长度小于所述第二电极引线沿所述第二方向的长度;其中,第一电极段与最近的所述栅线之间的距离小于第二电极段与最近的所述栅线之间的距离,所述第一电极段为在所述第二方向上延伸的所述第一电极引线,所述第二电极段为在所述第二方向上延伸的所述第二电极引线
。2.
根据权利要求1所述的显示基板,其特征在于,在所述第一方向上,相邻两排的所述像素区域之间设置有两条所述栅线,分别为第一栅线和第二栅线;所述第一半导体连接部在所述衬底层的正投影与所述第一栅线在所述衬底层的正投影存在交叠,所述第二半导体连接部在所述衬底层的正投影与所述第二栅线在所述衬底层的正投影存在交叠;所述第一半导体连接部与所述第二半导体连接部分别设置于所述像素区域的两侧
。3.
根据权利要求1所述的显示基板,其特征在于,所述栅线包括第一栅线段

第二栅线段和第三栅线段,其中,所述第一栅线段与所述第一电极段在所述第一方向上至少部分相对设置,所述第二栅线段与所述第二电极段在所述第一方向上至少部分相对设置,所述第三栅线段设置于所述第一栅线段与所述第二栅线段之间;所述第一电极段与所述第一栅线段之间的距离小于所述第二电极段与所述第二栅线段之间的距离
。4.
根据权利要求3所述的显示基板,其特征在于,所述第二栅线段在所述第一方向上的尺寸小于所述第一栅线段在所述第一方向上的尺寸
。5.
根据权利要求4所述的显示基板,其特征在于,所述第一栅线段在所述第一方向上的尺寸大于所述第三栅线段在所述第一方向上的尺寸,所述第二栅线段在所述第一方向上的尺寸小于所述第三栅线段在所述第一方向上的尺寸;或,
所述第一栅线段在所述第一方向上的尺寸等于所述第三栅线段在所述第一方向上的尺寸,所述第二栅线段在所述第一方向上的尺寸小于所述第三栅线段在所述第一方向上的尺寸;或,所述第一栅线段在所述第一方向上的尺寸大于所述第三栅线段在所述第一方向上的尺寸...

【专利技术属性】
技术研发人员:任丹丹李志勇储周硕高玉杰
申请(专利权)人:成都京东方显示科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1