一种基于制造技术

技术编号:39770245 阅读:8 留言:0更新日期:2023-12-22 02:21
本实用新型专利技术实施例公开了一种基于

【技术实现步骤摘要】
一种基于IO扩展的时序控制抗干扰电路


[0001]本技术涉及电源时序控制电路
,尤其涉及一种基于
IO
扩展的时序控制抗干扰电路


技术介绍

[0002]传统项目上,对于电源时序控制是直接通过
MCU

GPIO(
通用型之输入输出,
General

purpose input/output)
引脚控制,若存在较多的电源时,占用
MCU

GPIO
资源就很多,导致用于其他功能的引脚资源可能会出现不足的情况

[0003]因此,有必要设计一种新的电路,实现使用
MCU
较少的
GPIO
资源来对较多电源进行时序控制


技术实现思路

[0004]本技术要解决的技术问题是提供一种基于
IO
扩展的时序控制抗干扰电路

[0005]为解决上述技术问题,本技术的目的是通过以下技术方案实现的:提供一种基于
IO
扩展的时序控制抗干扰电路,包括:主控单元

译码器以及电平处理单元,所述电平处理单元连接有电源;所述主控单元,用于输出控制
GPIO
的控制信号;所述译码器,用于将控制信号转为多位电平数据;所述电平处理单元,用于对所述电平数据进行反相以及干扰隔离处理,形成处理结果,以驱动对应的电源进行工作或停止工作

[0006]其进一步技术方案为:所述译码器包括
38
位译码器

[0007]其进一步技术方案为:所述电平处理单元包括反相器以及干扰隔离组件,所述反相器与所述译码器连接;所述干扰隔离组件分别与所述反相器以及所述电源连接

[0008]其进一步技术方案为:所述干扰隔离组件包括若干个光耦器件

[0009]其进一步技术方案为:每个电源与所述反相器之间连接光耦器件

[0010]其进一步技术方案为:所述光耦器件与所述电源之间连接有电阻

[0011]其进一步技术方案为:所述光耦器件包括光敏三极管以及发光二极管;所述发光二极管与所述反相器连接;所述光敏三极管与所述电源连接

[0012]其进一步技术方案为:所述光敏三极管与所述电源之间连接所述电阻

[0013]本技术与现有技术相比的有益效果是:本技术通过设置主控单元

译码器以及电平处理单元,利用主控单元

译码器的连接,且采用电平处理单元对不同的电源域进行隔离,防止干扰引入,提高信号的抗干扰性,实现使用
MCU
较少的
GPIO
资源来对较多电源进行时序控制

[0014]下面结合附图和具体实施例对本技术作进一步描述

附图说明
[0015]为了更清楚地说明本技术实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于
本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图

[0016]图1为本技术实施例提供的一种基于
IO
扩展的时序控制抗干扰电路的示意性框图;
[0017]图2为本技术实施例提供的一种基于
IO
扩展的时序控制抗干扰电路的具体电路原理图;
[0018]图中标识说明:
[0019]10、
主控单元;
20、
译码器;
30、
电平处理单元;
40、
电源

具体实施方式
[0020]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚

完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例

基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围

[0021]应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征

整体

步骤

操作

元素和
/
或组件的存在,但并不排除一个或多个其它特征

整体

步骤

操作

元素

组件和
/
或其集合的存在或添加

[0022]还应当理解,在此本技术说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本技术

如在本技术说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式

[0023]还应当进一步理解,在本技术说明书和所附权利要求书中使用的术语“和
/
或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合

[0024]请参阅图1,图1为本技术实施例提供的一种基于
IO
扩展的时序控制抗干扰电路的示意性框图;可以运用在电源
40
的时序控制过程中,实现使用
MCU
较少的
GPIO
资源来对较多电源
40
进行时序控制

[0025]请参阅图1,一种基于
IO
扩展的时序控制抗干扰电路,包括:主控单元
10、
译码器
20
以及电平处理单元
30
,电平处理单元
30
连接有电源
40
;主控单元
10
,用于输出控制
GPIO
的控制信号;译码器
20
,用于将控制信号转为多位电平数据;电平处理单元
30
,用于对电平数据进行反相以及干扰隔离处理,形成处理结果,以驱动对应的电源
40
进行工作或停止工作

[0026]采用多位译码器
20、
反相器以及光耦来实现少数
GPIO
来控制多数的电源
40
时序的目的

[0027]38
译码器
20

A2、A1、A0
三个输入端分别连接主控单元
10
的3个
GPIO
,每个
GPIO
可以控制高低本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种基于
IO
扩展的时序控制抗干扰电路,其特征在于,包括:主控单元

译码器以及电平处理单元,所述电平处理单元连接有电源;所述主控单元,用于输出控制
GPIO
的控制信号;所述译码器,用于将控制信号转为多位电平数据;所述电平处理单元,用于对所述电平数据进行反相以及干扰隔离处理,形成处理结果,以驱动对应的电源进行工作或停止工作
。2.
根据权利要求1所述的一种基于
IO
扩展的时序控制抗干扰电路,其特征在于,所述译码器包括
38
位译码器
。3.
根据权利要求1所述的一种基于
IO
扩展的时序控制抗干扰电路,其特征在于,所述电平处理单元包括反相器以及干扰隔离组件,所述反相器与所述译码器连接;所述干扰隔离组件分别与所述反相器以及所述电源连接
。4.
根据权...

【专利技术属性】
技术研发人员:邓俊杰王震
申请(专利权)人:东莞忆云信息系统有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1