【技术实现步骤摘要】
一种基于RFSoC的数字阵列射频收发平台构建方法
[0001]本专利技术涉及雷达通信
,尤其涉及一种基于
RFSoC
的数字阵列射频收发平台构建方法
。
技术介绍
[0002]与传统阵列雷达是采用模拟器件在模拟域完成收发波束形成和信号的上下变频不同,数字阵列雷达是一种收发均采用数字波束形成技术的阵列雷达,并且上下变频等环节也逐步向数字化方向发展
。
但目前,数字阵列雷达平台尚未在性能
、
灵活性
、
设备体积
、
成本等多方面具备优势的解决方案
。
[0003]总体而言,现有技术具有如下缺点:
[0004](1)
在波形产生和发射上,传统相控阵雷达的仅支持产生一路波形,所有发射阵元发射相同的波形信号,通过控制各
T
组件通道移相器相位来达到控制发射阵列波束指向的目的,仅支持波束扫描体制
。
[0005](2)
传统相控阵雷达系统中,通常采用模拟上下变频器进行变频 ...
【技术保护点】
【技术特征摘要】
1.
一种基于
RFSoC
的数字阵列射频收发平台构建方法,其特征在于,包括:构建
LFM
波形生成模块,并通过多次实例化所述
LFM
波形生成模块以支持频分类型多输入多输出波形生成;其中,所述
LFM
波形生成模块的输出端通过标准协议接口与射频数据转换器通信连接;构建射频数据转换器参数配置模块,用于配置多通道的信号发射和信号采集参数;其中,所述射频数据转换器参数配置模块由
ARM
处理器执行,并通过
AXI
配置接口与所述射频数据转换器通信连接;构建
AXI
从机,用于控制系统逻辑参数;其中,所述
AXI
从机的输入端接口兼容标准
AXI
接口,与
ARM
处理器通信连接;所述
AXI
从机的输出端接口为标准冯诺依曼读写总线,通过寻址机制与可编程逻辑中各自定义参数相连;采用第一时钟芯片和第二时钟芯片级联组成时钟树,并对所述第一时钟芯片和所述第二时钟芯片进行配置,用于产生系统所需的采样时钟
、
同步脉冲和数字域逻辑参考时钟;其中,所述时钟树产生的各个时钟作用于所述射频数据转换器;构建回波信号预处理模块,用于对回波信号的数据采样率进行调整;其中,所述回波信号预处理模块包括多个串联的2倍抽取滤波模块,所述2倍抽取滤波模块基于多相滤波和半带滤波器进行构建;所述2倍抽取滤波模块的输入端连接所述射频数据转换器,输出端输出数据用于帧打包
。2.
根据权利要求1所述的一种基于
RFSoC
的数字阵列射频收发平台构建方法,其特征在于,所述构建
LFM
波形生成模块,并通过多次实例化所述
LFM
波形生成模块以支持频分类型多输入多输出波形生成,包括:根据包括采样率
、
各通道频偏
、
脉宽和带宽的参数计算出各通道
LFM
波形的初始频率值和频率增量参数;将所述初始频率值和所述频率增量进行实时累加后输入
DDS IP
的相位增量接口进行相位增量处理,得到各通道的基带波形信号
。3.
根据权利要求1所述的一种基于
RFSoC
的数字阵列射频收发平台构建方法,其特征在于,所述构建射频转换器参数配置模块,用于配置多通道的信号发射和信号采集参数,包括:确定采样率以使射频工作波段完全落于单个奈圭斯特域内;根据所述射频工作波段坐落的所述奈圭斯特域,配置所述射频数据转换器的工作域;根据射频信号中心频率确定射频数据转换器的数控振荡器频率;根据基带接口要求设置射频数据转换器的抽取或插值倍数及数字接口形式
。4.
根据权利要求1所述的一种基于
RFSoC
的数字阵列射频收发平台构建方法,其特征在于,所述对所述第一时钟芯片和所述第二时钟芯片进行配置,包括:根据系统需求确定时钟树参数,并利用时钟芯片厂家配套的配置软件自动生成对应的寄存器值列表;将所述寄存器值列表对应写入所述第一时钟芯片和所述第二时钟芯片
。5.
根据权利要求1所述的一种基于
RFSoC
的数字阵列射频收发平台构建方法,其特征在于,所述构建回波信号预处理模块,用于对回波信号的数据采样率进行调整,包括:根据带宽模式确定输出数据采样率;
根...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。