通过带通滤波中引入谐振电路实现的低插损双工器制造技术

技术编号:39491667 阅读:8 留言:0更新日期:2023-11-24 11:14
本发明专利技术公开一种通过带通滤波中引入谐振电路实现的低插损双工器,包括主体电路

【技术实现步骤摘要】
通过带通滤波中引入谐振电路实现的低插损双工器


[0001]本专利技术属于射频
/
微波
/
通信
,具体涉及一种基于
IPD
工艺的通过带通滤波中引入谐振电路实现的低插损双工器


技术介绍

[0002]射频无源双工器作为射频前端的核心部件之一,微波双工器在大量的微波
和无线通讯系统有着广泛的应用,而滤波器在无线通信系统中发挥着重要作用,滤波器是一种选频装置,可以使信号中特定的频率成分通过,而极大地衰减其他频率成分

利用滤波器的这种选频作用,可以滤除干扰噪声或进行频谱分析

双工器是在一个期间里面实现两个频段的滤波对提升数据传输能力是最行之有效的方法,也正因为如此,高性能

小型化的双工器设计一直是电子行业研究的热点

通过双工器实现两个不同频段的滤波,对滤波器的要求也会很高,传统的微带线结构在
wifi/5G
频段的尺寸过大,集成度不够,而通过
IPD
技术可以完美的兼顾尺寸和性能,并且
IPD
的集成度高,目前的带通滤波器设计主要有以下问题:随着频率增大,寄生效应也随之产生,通带中将出现谐波,这使滤波器的通带性能受到了影响

因此,可通过引入更多的零点可以有效的提升带外抑制和插损,现有的带通滤波器引入零点方式主要有加入耦合线

交叉耦合

谐振电路等方式,而加入耦合线引入传输零点,这种方式一般会造成芯片的尺寸会很大,并不适用于
5G
频段小型化的使用

加入交叉耦合的零点技术,在改善滤波器陡峭性的同时会造成滤波器阻带两边的带外抑制变差,然而通过改善谐振电路可以有效提升带通滤波器的陡峭性和阻带抑制,进而可以改善滤波器的插损

[0003]故,本专利技术提出一种新的引入零点方式,用以避免上述技术的不足


技术实现思路

[0004]本专利技术的目的在于针对
技术介绍
中当前双工器尺寸大,以及隔离度差

选择性差

插损大

成本高的问题,提供一种基于
IPD
工艺的通过带通滤波中引入谐振电路实现的低插损双工器,采用
IPD
工艺设计和新型电路拓扑结构,具有成本低

集成度高

性能好

高选择性的优点,可以满足当前射频
/
微波
/
通信
的需求

[0005]本专利技术采用的技术方案如下:
[0006]一种基于
IPD
工艺的通过带通滤波中引入谐振电路实现的低插损双工器,包括:主体电路,输入输出端口;其中,输入输出端口包括公共输入端口焊盘
(4

1)、
低通输入端口焊盘
(4

2)、
带通输入端口焊盘
(4

3)、
接地端口焊盘
(4

4)

[0007]所述主体电路包括带通滤波器部分

低通滤波器部分

地,带通滤波器部分包括第一串联电感
(5)、
第一串联电容
(6)、
第一并联电容
(7)、
第二串联电容
(8)、
第一并联电感
(9)、
第二并联电容
(10)、
第三串联电容
(11)、
第三并联电容
(12)、
第二并联电感
(13)、
第四串联电容
(14)
;低通滤波器部分第一并联电容
(15)、
第一串联电感
(16)、
第一串联电容
(17)、
第二并联电容
(18)

[0008]带通滤波器部分第一串联电感
(5)
的一端

第一串联电感
(6)
一端与公共输入端口焊盘
(4

1)
连接,第一串联电感
(5)
的另一端

第一串联电感
(6)
另一端

第一并联电容
(7)
一端与第二串联电容
(8)
一端连接,第一并联电容
(7)
另一端接地,第二串联电容
(8)
另一端

第一并联电感
(9)
一端与第三串联电容
(11)
一端连接,第一并联电感
(9)
另一端与第二并联电容
(10)
一端串联后接地,第三串联电容
(11)
另一端

第三并联电容
(12)
一端

第二并联电感
(13)
一端与带通输入端口焊盘
(4

3)
连接,第二并联电感
(13)
另一端与第四串联电容
(14)
一端串联连接

[0009]低通滤波器部分第一并联电容
(15)
一端

第一串联电感
(16)
一端

第二并联电容
(18)
一端与公共输入端口焊盘
(4

1)
连接,第一并联电容
(15)
另一端接地,第一串联电感
(16)
另一端

第二并联电容
(18)
另一端

第一串联电容
(17)
一端与低通输入端口焊盘
(4

2)
连接,第一串联电容
(17)
另一端接地

[0010]更为优选,所述带通滤波器部分,第三串联电容
(11)、
第三并联电容
(12)、
第二并联电感
(13)、
第四串联电容
(14)
组成一个零点电路,在低频产生一个零点,第一并联电感
(9)、
第二并联电容
(10)
组成一个谐振电路,在低频产生一个零点,第一串联电感
(5)、
第一串联电容
(6)
组成一个谐振电路,在高频产生一个零点;
[0011]更为优选,第一串联电感
(16)、
第二并联电容
(18)
组成一个谐振电路在低通滤波器的高频产生一个零点;
[0012]所述带通滤波器部分和低通滤波器部分组成一个本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种通过带通滤波中引入谐振电路实现的低插损双工器,基于
IPD
工艺,所述双工器包括:主体电路,输入输出端口;其中,输入输出端口包括公共输入端口焊盘
(4

1)、
低通输入端口焊盘
(4

2)、
带通输入端口焊盘
(4

3)、
接地端口焊盘
(4

4)
;所述主体电路包括带通滤波器部分

低通滤波器部分

地,带通滤波器部分包括第一串联电感
(5)、
第一串联电容
(6)、
第一并联电容
(7)、
第二串联电容
(8)、
第一并联电感
(9)、
第二并联电容
(10)、
第三串联电容
(11)、
第三并联电容
(12)、
第二并联电感
(13)、
第四串联电容
(14)
;低通滤波器部分包括第一并联电容
(15)、
第一串联电感
(16)、
第一串联电容
(17)、
第二并联电容
(18)
;其特征在于:所述带通滤波器部分中,由第三串联电容
(11)、
第三并联电容
(12)、
第二并联电感
(13)、
第四串联电容
(14)
组成一个零点电路,在低频产生一个零点;由第一并联电感
(9)、
第二并联电容
(10)
组成一个谐振电路,在低频产生一个零点;由第一串联电感
(5)、
第一串联电容
(6)
组成一个谐振电路,在高频产生一个零点;所述低通滤波器部分中,由第一串联电感
(16)、
第二并联电容
(18)
组成一个谐振电路在高频产生一个零点
。2.
根据权利要求1所述双工器,其特征在于所述带通滤波器部分第一串联电感
(5)
的一端

第一串联电感
(6)
一端与公共输入端口焊盘
(4

1)
连接,第一串联电感
(5)
的另一端

第一串联电感
(6)
另一端

第一并联电容
(7)
一端与第二串联电容
(8)
一端连接,第一并联电容
(7)
另一端接地,第二串联电容
(8)
另一端

第一并联电感
(9)
一端与第三串联电容
(11)
一端连接,第一并联电感
(9)
另一端与第二并联电容
(10)
一端串联后接地,第三串联电容
(11)
另一端

第三并联电容
(12)
一端

第二并联电感
(13)
一端与带通输入端口焊盘
(4

3)
连接,第二并联电感
(13)
另一端与第四串联电容
(14)
一端串联连接
。3.
根据权利要求1所述双工器,其特征在于所述低通滤波器部分第一并联电容
(15)
一端

第一串联电感
(16)
一端

第二并联电容
(18)
一端与公共输入端口焊盘
(4

1)
连接,第一并联电容
(15)
另一端接地,第一串联电感
(16)
另一端

第二并联电容
(18)
另一端

第一串联电容
(17)
一端与低通输入端口焊盘
(4
...

【专利技术属性】
技术研发人员:王高峰许明昭齐延铸曹芽子曹宇晗郦航星张棋忻佳龙徐步琨
申请(专利权)人:杭州泛利科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1