【技术实现步骤摘要】
【技术保护点】
一种视频同步像素时钟产生电路,其特征在于,基于从外部输入的视频信号来生成与之适应的像素时钟,该同步像素时钟产生电路包括:低通滤波器 21,滤除高频部分的视频信息;同步提取器 22,由低通后的视频信号通过切割电平slice_level后得到视频输入信号的行消隐边沿信息hsync_rise,以及由像素时钟计数值决定的参考边沿信息href_rise;误差检测器 23,获得视频信号每行的误差值;误差滤波器 24,获取场消隐期间的误差值;误差初始值检测器 25,获得视频信号的初始误差值;加法器 26,获得最终DDS的步长dto;DDS电路 27,累加并查表,获得6位数字正弦波;DAC电路 28,将查表获得的6位数字波形整形成模拟波形,产生约6.75MHz的正弦波信号;PLL电路 29:将6.75MHz正弦波进行2X/4X倍频得到同步像素时钟13.5MHz/27MHz。
【技术特征摘要】
【专利技术属性】
技术研发人员:向多春,陈庆华,
申请(专利权)人:成都国腾电子技术股份有限公司,
类型:发明
国别省市:90[中国|成都]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。