用于可编程逻辑阵列的输入信号整形制造技术

技术编号:39297036 阅读:32 留言:0更新日期:2023-11-07 11:05
片上系统包括可编程逻辑阵列。片上系统还包括信号调节器,其耦合到可编程逻辑阵列的数据输入,并被配置为在用可编程逻辑阵列处理数据信号之前调节数据信号。信号调节器可以通过使数据信号与可编程逻辑阵列的时钟信号同步和用边沿检测器从数据信号生成脉冲中的一个或两个来选择性地调节信号。或两个来选择性地调节信号。或两个来选择性地调节信号。

【技术实现步骤摘要】
用于可编程逻辑阵列的输入信号整形


[0001]本公开涉及集成电路,且更特定来说,涉及包含可编程逻辑阵列(PLA)的集成电路。

技术介绍

[0002]许多集成电路包括可编程逻辑阵列(PLA)。PLA可以包括多个逻辑元件。集成电路的用户可以对逻辑元件之间以及PLA的输入和输出之间的连接进行编程,以便实现期望的结果。逻辑元件可以被编程为组合其一个或多个输入以生成单个输出,其状态是输入状态的布尔函数。输出状态可以由触发器或锁存器捕获或不捕获。
[0003]然而,在PLA能够以期望的方式起作用之前,有利的是以使PLA能够正确起作用的方式来调节PLA所接收的输入信号。在一些情况下,PLA可以从集成电路的I/O焊盘接收输入。在其它情况下,PLA可从集成电路的其它部分接收输入。
[0004]这些输入信号的特性最初可能不是PLA已知的,并且可能取决于参数的数目。这些参数中的一些可以包括生成输入信号的源时钟以及集成电路内部和外部的路由。在没有任何预防措施的情况下将输入信号传送到PLA可能导致错误的行为。例如,假信号可能出现在PLA内,导致PLA的输本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种集成电路,包括:可编程逻辑阵列,具有数据输入;以及信号调节器,包括:输入端;边沿检测器;以及第一多路复用器,具有与所述边沿检测器的输出耦合的第一输入和与所述可编程逻辑阵列的所述数据输入耦合的输出。2.根据权利要求1所述的集成电路,其中所述信号调节器包括第二多路复用器,所述第二多路复用器具有与所述边沿检测器的输入以及所述第一多路复用器的第二输入耦合的输出。3.根据权利要求2所述的集成电路,其中所述信号调节器包括耦合在所述信号调节器的所述输入与所述第二多路复用器的第一输入之间的同步器。4.根据权利要求3所述的集成电路,其中所述第二多路复用器包括与所述信号调节器的所述输入耦合的第二输入。5.根据权利要求4所述的集成电路,其中所述信号调节器包括耦合在所述同步器与所述第二多路复用器的所述第一输入之间的滤波器。6.根据权利要求5所述的集成电路,其中所述滤波器是被配置为滤除具有短于阈值的特征长度的信号的可编程滤波器。7.根据权利要求4所述的集成电路,其中所述信号调节器包括耦合在所述信号调节器的所述输入与所述第二多路复用器的第三输入之间的滤波器。8.根据权利要求3所述的集成电路,包括时钟生成器,所述时钟生成器被配置为生成用于所述可编程逻辑阵列的时钟信号。9.根据权利要求3所述的集成电路,其中所述边沿检测器包括被配置为接收所述时钟信号的时钟输入。10.根据权利要求9所述的集成电路,其中所述边沿检测器被配置为响应于在所述第二多路复用器的所述输出处检测到信号边沿而输出具有等于所述时钟信号的周期的持续时间的脉冲。11.根据权利要求10所述的集成电路,其中,所述边沿是上升边沿。12.根据权利要求10所述的集成电路,其中,所述边沿是下降边沿。13.一种片上系统,包括:信号调节器,包括:输入端子;同步器,具有与所述输入端子耦合的输入;滤波器,具有与所述同步器的所述输出耦合的输入;第一多路...

【专利技术属性】
技术研发人员:JF
申请(专利权)人:意法半导体鲁塞公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1