像素电路以及包括其的显示装置制造方法及图纸

技术编号:39296798 阅读:10 留言:0更新日期:2023-11-07 11:04
本发明专利技术公开了像素电路以及包括其的显示装置,像素电路包括:第一晶体管;第二晶体管,包括接收基于具有M(M是2以上的正整数)水平时间的持续时间(duration)的时钟信号生成的写入栅极信号的控制电极、接收数据电压的第一电极以及连接到所述第一晶体管的第二电极;第三晶体管,包括接收基于在所述写入栅极信号之后施加的第一之后写入栅极信号生成的补偿栅极信号的控制电极、连接到所述第一晶体管的第一及第二电极;以及第四晶体管,包括接收基于在所述写入栅极信号之前施加的之前写入栅极信号生成的初始化栅极信号的控制电极、接收第一初始化电压的第一电极以及连接到所述第一晶体管的第二电极。体管的第二电极。体管的第二电极。

【技术实现步骤摘要】
像素电路以及包括其的显示装置


[0001]本专利技术涉及一种像素电路以及包括其的显示装置。更详细而言,涉及一种从一个栅极信号生成多个栅极信号的显示装置。

技术介绍

[0002]通常,显示装置包括显示面板、栅极驱动器、数据驱动器以及时序控制器。显示面板包括多个栅极线、多个数据线以及电连接到多个栅极线及多个数据线的多个像素。栅极驱动器向栅极线提供栅极信号,数据驱动器向数据线提供数据电压,时序控制器控制栅极驱动器以及数据驱动器。
[0003]像素的每一个可以被施加各种种类的栅极信号。为此,可以单独配置用于生成各个栅极信号的驱动器。此时,随着用于生成各个栅极信号的驱动器的数量增加,用于驱动显示装置的电耗增加,死区(dead space)可能增加相当于驱动器所占据的空间。

技术实现思路

[0004]本专利技术的一目的在于,提供一种被施加从一个栅极信号生成的多个栅极信号的像素电路。
[0005]本专利技术的另一目的在于,提供一种增加驱动晶体管的阈值电压补偿时间的显示装置。
[0006]然而,本专利技术所要解决的课题不限于以上提及的课题,在不脱离本专利技术的构思和领域的范围内可以进行各种扩展。
[0007]为了达到本专利技术的目的,可以是,根据本专利技术的实施例的像素电路包括:第一晶体管,包括连接到第一节点的控制电极、连接到第二节点的第一电极以及连接到第三节点的第二电极;第二晶体管,包括接收基于具有M(M是2以上的正整数)水平时间的持续时间(duration)的时钟信号生成的写入栅极信号的控制电极、接收数据电压的第一电极以及连接到所述第二节点的第二电极;第三晶体管,包括接收基于在所述写入栅极信号之后施加的第一之后写入栅极信号生成的补偿栅极信号的控制电极、连接到所述第三节点的第一电极以及连接到所述第一节点的第二电极;第一电容器,包括接收第一电源电压的第一电极以及连接到所述第一节点的第二电极;第四晶体管,包括接收基于在所述写入栅极信号之前施加的之前写入栅极信号生成的初始化栅极信号的控制电极、接收第一初始化电压的第一电极以及连接到所述第一节点的第二电极;第五晶体管,包括接收发射信号的控制电极、接收所述第一电源电压的第一电极以及连接到所述第二节点的第二电极;第六晶体管,包括接收所述发射信号的控制电极、连接到所述第三节点的第一电极以及连接到第四节点的第二电极;以及发光元件,包括连接到所述第四节点的第一电极以及接收第二电源电压的第二电极。
[0008]在一实施例中,可以是,所述第二晶体管是p型晶体管,所述第三晶体管以及所述第四晶体管是n型晶体管。
[0009]在一实施例中,可以是,所述初始化栅极信号通过对所述之前写入栅极信号进行
反向(inverting)来生成,所述补偿栅极信号通过对所述第一之后写入栅极信号进行反向来生成。
[0010]在一实施例中,可以是,所述像素电路还包括:第二电容器,包括接收所述写入栅极信号的第一电极以及连接到所述第一节点的第二电极;以及第七晶体管,包括接收在所述第一之后写入栅极信号之后施加的第二之后写入栅极信号的控制电极、接收第二初始化电压的第一电极以及连接到所述第四节点的第二电极。
[0011]在一实施例中,可以是,所述第七晶体管是p型晶体管。
[0012]在一实施例中,可以是,所述发射信号在从高电压电平下降至低电压电平时以阶梯式下降。
[0013]为了达到本专利技术的另一目的,可以是,根据本专利技术的实施例的显示装置包括:显示面板,包括像素电路;栅极驱动器,基于具有M(M是2以上的正整数)水平时间的持续时间(duration)的时钟信号生成写入栅极信号,并基于在所述写入栅极信号之前施加的之前写入栅极信号生成初始化栅极信号,并且基于在所述写入栅极信号之后施加的第一之后写入栅极信号生成补偿栅极信号;数据驱动器,向所述像素电路施加数据电压;发射驱动器,向所述像素电路施加发射信号;以及时序控制器,控制所述栅极驱动器、所述数据驱动器以及所述发射驱动器,所述像素电路包括:第一晶体管,包括连接到第一节点的控制电极、连接到第二节点的第一电极以及连接到第三节点的第二电极;第二晶体管,包括接收所述写入栅极信号的控制电极、接收所述数据电压的第一电极以及连接到所述第二节点的第二电极;第三晶体管,包括接收所述补偿栅极信号的控制电极、连接到所述第三节点的第一电极以及连接到所述第一节点的第二电极;第一电容器,包括接收第一电源电压的第一电极以及连接到所述第一节点的第二电极;第四晶体管,包括接收所述初始化栅极信号的控制电极、接收第一初始化电压的第一电极以及连接到所述第一节点的第二电极;第五晶体管,包括接收所述发射信号的控制电极、接收所述第一电源电压的第一电极以及连接到所述第二节点的第二电极;第六晶体管,包括接收所述发射信号的控制电极、连接到所述第三节点的第一电极以及连接到第四节点的第二电极;以及发光元件,包括连接到所述第四节点的第一电极以及接收第二电源电压的第二电极。
[0014]在一实施例中,可以是,所述第二晶体管是p型晶体管,所述第三晶体管以及所述第四晶体管是n型晶体管。
[0015]在一实施例中,可以是,所述初始化栅极信号通过对所述之前写入栅极信号进行反向(inverting)来生成,所述补偿栅极信号通过对所述第一之后写入栅极信号进行反向来生成。
[0016]在一实施例中,可以是,所述像素电路还包括:第二电容器,包括接收所述写入栅极信号的第一电极以及连接到所述第一节点的第二电极;以及第七晶体管,包括接收在所述第一之后写入栅极信号之后施加的第二之后写入栅极信号的控制电极、接收第二初始化电压的第一电极以及连接到所述第四节点的第二电极。
[0017]在一实施例中,可以是,所述第七晶体管是p型晶体管。
[0018]在一实施例中,可以是,所述发射信号在从高电压电平下降至低电压电平时以阶梯式下降。
[0019]在一实施例中,可以是,所述栅极驱动器包括第一级以及第二级,所述第一级基于
具有2水平时间的持续时间的第一时钟信号以及第二时钟信号生成所述写入栅极信号,所述第二级基于具有2水平时间的持续时间的第三时钟信号以及第四时钟信号生成所述写入栅极信号。
[0020]在一实施例中,可以是,所述第一时钟信号和所述第三时钟信号的相位差是1水平时间,所述第二时钟信号和所述第四时钟信号的相位差是1水平时间。
[0021]在一实施例中,可以是,所述第一级响应于第一扫描起始信号而生成所述写入栅极信号,所述第二级响应于第二扫描起始信号而生成所述写入栅极信号,所述第一扫描起始信号和所述第二扫描起始信号的相位差是1水平时间。
[0022]在一实施例中,可以是,所述第一级包括:第八晶体管,包括接收所述第一时钟信号的控制电极、接收第一输入信号的第一电极以及连接到第五节点的第二电极;第三电容器,包括连接到所述第五节点的第一电极以及连接到所述第一级的第一输出端的第二电极;第九晶体管,包括连接到第六节点的控制电极、接收高电压的第一电极以及连接到第十晶体管的第一电极的第二电极本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:第一晶体管,包括连接到第一节点的控制电极、连接到第二节点的第一电极以及连接到第三节点的第二电极;第二晶体管,包括接收基于具有M水平时间的持续时间的时钟信号生成的写入栅极信号的控制电极、接收数据电压的第一电极以及连接到所述第二节点的第二电极,其中,M是2以上的正整数;第三晶体管,包括接收基于在所述写入栅极信号之后施加的第一之后写入栅极信号生成的补偿栅极信号的控制电极、连接到所述第三节点的第一电极以及连接到所述第一节点的第二电极;第一电容器,包括接收第一电源电压的第一电极以及连接到所述第一节点的第二电极;第四晶体管,包括接收基于在所述写入栅极信号之前施加的之前写入栅极信号生成的初始化栅极信号的控制电极、接收第一初始化电压的第一电极以及连接到所述第一节点的第二电极;第五晶体管,包括接收发射信号的控制电极、接收所述第一电源电压的第一电极以及连接到所述第二节点的第二电极;第六晶体管,包括接收所述发射信号的控制电极、连接到所述第三节点的第一电极以及连接到第四节点的第二电极;以及发光元件,包括连接到所述第四节点的第一电极以及接收第二电源电压的第二电极。2.根据权利要求1所述的像素电路,其特征在于,所述第二晶体管是p型晶体管,所述第三晶体管以及所述第四晶体管是n型晶体管。3.根据权利要求2所述的像素电路,其特征在于,所述初始化栅极信号通过对所述之前写入栅极信号进行反向来生成,所述补偿栅极信号通过对所述第一之后写入栅极信号进行反向来生成。4.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:第二电容器,包括接收所述写入栅极信号的第一电极以及连接到所述第一节点的第二电极;以及第七晶体管,包括接收在所述第一之后写入栅极信号之后施加的第二之后写入栅极信号的控制电极、接收第二初始化电压的第一电极以及连接到所述第四节点的第二电极。5.根据权利要求4所述的像素电路,其特征在于,所述第七晶体管是p型晶体管。6.根据权利要求1所述的像素电路,其特征在于,所述发射信号在从高电压电平下降至低电压电平时以阶梯式下降。7.一种显示装置,其特征在于,包括:显示面板,包括像素电路;栅极驱动器,基于具有M水平时间的持续时间的时钟信号生成写入栅极信号,其中,M是2以上的正整数,并基于在所述写入栅极信号之前施加的之前写入栅极信号生成初始化栅
极信号,并且基于在所述写入栅极信号之后施加的第一之后写入栅极信号生成补偿栅极信号;数据驱动器,向所述像素电路施加数据电压;发射驱动器,向所述像素电路施加发射信号;以及时序控制器,控制所述栅极驱动器、所述数据驱动器以及所述发射驱动器,所述像素电路包括:第一晶体管,包括连接到第一节点的控制电极、连接到第二节点的第一电极以及连接到第三节点的第二电极;第二晶体管,包括接收所述写入栅极信号的控制电极、接收所述数据电压的第一电极以及连接到所述第二节点的第二电极;第三晶体管,包括接收所述补偿栅极信号的控制电极、连接到所述第三节点的第一电极以及连接到所述第一节点的第二电极;第一电容器,包括接收第一电源电压的第一电极以及连接到所述第一节点的第二电极;第四晶体管,包括接收所述初始化栅极信号的控制电极、接收第一初始化电压的第一电极以及连接到所述第一节点的第二电极;第五晶体管,包括接收所述发射信号的控制电极、接收所述第一电源电压的第一电极以及连接到所述第二节点的第二电极;第六晶体管,包括接收所述发射信号的控制电极、连接到所述第三节点的第一电极以及连接到第四节点的第二电极;以及发光元件,包括连接到所述第四节点的第一电极以及接收第二电源电压的第二电极。8.根据权利要求7所述的显示装置,其特征在于,所述第二晶体管是p型晶体管,所述第三晶体管以及所述第四晶体管是n型晶体管。9.根据权利要求8所述的显示装置,其特征在于,所述初始化栅极信号通过对所述之前写入栅极信号进行反向来生成,所述补偿栅极信号通过对所述第一之后写入栅极信号进行反向来生成。10.根据权利要求7所述的显示装置,其特征在于,所述像素电路还包括:第二电容器,包括接收所述写入栅极信号的第一电极以及连接到所述第一节点的第二电极;以及第七晶体管,包括接收在所述第一之后写入栅极信号之后施加的第二之后写入栅极信号的控制电极、接收第二初始化电压的第一电极以及连接到所述第四节点的第二电极。11.根据权利要求10所述的显示装置,其特征在于,所述第七晶体管是p型晶体管。12.根据权利要求7所述的显示装置,其特征在于,所述发射信号在从高电压电...

【专利技术属性】
技术研发人员:金善浩高裕敏朴注灿李弼锡
申请(专利权)人:三星显示有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1