一种接口复用电路和服务器制造技术

技术编号:39258654 阅读:11 留言:0更新日期:2023-10-30 12:10
本发明专利技术公开了一种接口复用电路,包括:插槽,用于接入第一模组或第二模组;第一控制器,第一控制器与插槽通过I2C总线连接;第一开关,包括第一开关的输入端与第一控制器连接以接收第一控制器发出的PCIE信号;第二开关,包括第一输入端、第二输入端、第一输出端、第二输出端,第一输入端与第一开关的输出端连接,第二输入端与插槽的预设pin脚连接,第一输出端与插槽连接;转换芯片,转换芯片与第二输出端连接,用于将第二输出端输出的PCIE信号转换成USB信号;第三开关,包括第三输入端、第四输入端、第五输入端、第三输出端,第三输入端与预设pin脚连接,第三输出端与插槽连接。本发明专利技术还公开了一种服务器。开了一种服务器。开了一种服务器。

【技术实现步骤摘要】
一种接口复用电路和服务器


[0001]本专利技术涉及服务器领域,具体涉及一种接口复用电路和服务器。

技术介绍

[0002]针对不同的服务器应用场景,市场对服务器的需求是不同的,所以很多现有服务器既有5G功能,又有WiFi功能。这种设计解决了市场的多种应用需求,但电路是分开设计的,最终形态是5G使用M.2Key B接口、WiFi使用M.2Key E接口,这样既占用CPU高速信号资源,又占用PCB面积,但一般实际使用时只需使用两个接口中的一个接口。
[0003]如图1所示的现有5G的电路设计,3.3V供电,从CPU的PCIE、USB2.0、USB3.0或CPU经转换芯片转换的PCIE、USB2.0、USB3.0信号(以下按CPU直出信号举例说明)直连到5G M.2Key B接口,除此之外还有一些控制信号;现有的WiFi的电路设计如图2,3.3V供电,从CPU的PCIE、USB2.0或CPU经转换芯片转换的PCIE、USB2.0信号直连到WiFi M.2Key E接口,除此之外还有一些控制信号。这样,对于CPU来说,这部分功能需要2组PCIE、2组USB2.0、1组USB3.0资源,在PCB上也需要两个M.2连接器,既占用CPU高速信号资源,又占用PCB面积。

技术实现思路

[0004]有鉴于此,为了克服上述问题的至少一个方面,本专利技术实施例提出一种接口复用电路,包括:
[0005]插槽,用于接入第一模组或第二模组;
[0006]第一控制器,所述第一控制器与所述插槽通过I2C总线连接;
[0007]第一开关,包括所述第一开关的输入端与所述第一控制器连接以接收所述第一控制器发出的PCIE信号;
[0008]第二开关,包括第一输入端、第二输入端、第一输出端、第二输出端,所述第一输入端与所述第一开关的输出端连接,所述第二输入端与所述插槽的预设pin脚连接,所述第一输出端与所述插槽连接;
[0009]转换芯片,所述转换芯片与所述第二输出端连接,用于将所述第二输出端输出的所述PCIE信号转换成USB信号;
[0010]第三开关,包括第三输入端、第四输入端、第五输入端、第三输出端,所述第三输入端与所述预设pin脚连接,所述第三输出端与所述插槽连接;
[0011]第二控制器,包括输出第一控制信号的第四输出端和输出第二控制信号的第五输出端,其中所述第四输出端与所述第四输入端连接,所述第五输出端和所述第五输入端连接;
[0012]其中,所述第一控制器通过所述I2C总线获取所述插槽上接入的第一模组或第二模组的I2C地址并基于所述I2C地址生成第三控制信号控制所述第一开关的输入端和输出端的导通或断开;所述第二开关基于所述预设pin脚的电平导通所述第一输入端和第一输出端或导通所述第一输入端和所述第二输出端;所述第三开关基于所述预设pin脚的电平
导通所述第四输入端和所述第三输出端或导通所述第五输入端和所述第三输出端。
[0013]在一些实施例中,所述预设pin脚配置为若所述插槽接入第一模组,输出高电平;若所述插槽接入第二模组,输出低电平。
[0014]在一些实施例中,所述预设pin脚输出高电平,所述第二开关导通所述第一输入端和第一输出端,所述第三开关导通所述第四输入端和所述第三输出端;
[0015]所述预设pin脚输出低电平,所述第二开关导通所述第一输入端和所述第二输出端,所述第三开关导通所述第五输入端和所述第三输出端。
[0016]在一些实施例中,还包括:
[0017]缓冲模块,所述缓存模块的输入端与所述预设pin脚连接,所述缓存模块的输出端分别与所述第二开关的所述第二输入端、所述第三开关的第三输入端连接。
[0018]在一些实施例中,所述第二控制器基于所述第一控制器生成的第三控制信号开机或报警。
[0019]基于同一专利技术构思,根据本专利技术的另一个方面,本专利技术的实施例还提供了一种服务器,包括若干个接口复用电路,每一个所述接口复用电路均包括:
[0020]插槽,用于接入第一模组或第二模组;
[0021]第一控制器,所述第一控制器与所述插槽通过I2C总线连接;
[0022]第一开关,包括所述第一开关的输入端与所述第一控制器连接以接收所述第一控制器发出的PCIE信号;
[0023]第二开关,包括第一输入端、第二输入端、第一输出端、第二输出端,所述第一输入端与所述第一开关的输出端连接,所述第二输入端与所述插槽的预设pin脚连接,所述第一输出端与所述插槽连接;
[0024]转换芯片,所述转换芯片与所述第二输出端连接,用于将所述第二输出端输出的所述PCIE信号转换成USB信号;
[0025]第三开关,包括第三输入端、第四输入端、第五输入端、第三输出端,所述第三输入端与所述预设pin脚连接,所述第三输出端与所述插槽连接;
[0026]第二控制器,包括输出第一控制信号的第四输出端和输出第二控制信号的第五输出端,其中所述第四输出端与所述第四输入端连接,所述第五输出端和所述第五输入端连接;
[0027]其中,所述第一控制器通过所述I2C总线获取所述插槽上接入的第一模组或第二模组的I2C地址并基于所述I2C地址生成第三控制信号控制所述第一开关的输入端和输出端的导通或断开;所述第二开关基于所述预设pin脚的电平导通所述第一输入端和第一输出端或导通所述第一输入端和所述第二输出端;所述第三开关基于所述预设pin脚的电平导通所述第四输入端和所述第三输出端或导通所述第五输入端和所述第三输出端。
[0028]在一些实施例中,所述预设pin脚配置为若所述插槽接入第一模组,输出高电平;若所述插槽接入第二模组,输出低电平。
[0029]在一些实施例中,所述预设pin脚输出高电平,所述第二开关导通所述第一输入端和第一输出端,所述第三开关导通所述第四输入端和所述第三输出端;
[0030]所述预设pin脚输出低电平,所述第二开关导通所述第一输入端和所述第二输出端,所述第三开关导通所述第五输入端和所述第三输出端。
[0031]在一些实施例中,还包括:
[0032]缓冲模块,所述缓存模块的输入端与所述预设pin脚连接,所述缓存模块的输出端分别与所述第二开关的所述第二输入端、所述第三开关的第三输入端连接。
[0033]在一些实施例中,所述第二控制器基于所述第一控制器生成的第三控制信号开机或报警。
[0034]本专利技术具有以下有益技术效果之一:本专利技术提出的方案能够通过同一种电路兼容不同的模组,最大程度节省了速信号资源,节约了电路板的面积。
附图说明
[0035]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
[0036]图1为现有的服务器底本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种接口复用电路,其特征在于,包括:插槽,用于接入第一模组或第二模组;第一控制器,所述第一控制器与所述插槽通过I2C总线连接;第一开关,包括所述第一开关的输入端与所述第一控制器连接以接收所述第一控制器发出的PCIE信号;第二开关,包括第一输入端、第二输入端、第一输出端、第二输出端,所述第一输入端与所述第一开关的输出端连接,所述第二输入端与所述插槽的预设pin脚连接,所述第一输出端与所述插槽连接;转换芯片,所述转换芯片与所述第二输出端连接,用于将所述第二输出端输出的所述PCIE信号转换成USB信号;第三开关,包括第三输入端、第四输入端、第五输入端、第三输出端,所述第三输入端与所述预设pin脚连接,所述第三输出端与所述插槽连接;第二控制器,包括输出第一控制信号的第四输出端和输出第二控制信号的第五输出端,其中所述第四输出端与所述第四输入端连接,所述第五输出端和所述第五输入端连接;其中,所述第一控制器通过所述I2C总线获取所述插槽上接入的第一模组或第二模组的I2C地址并基于所述I2C地址生成第三控制信号控制所述第一开关的输入端和输出端的导通或断开;所述第二开关基于所述预设pin脚的电平导通所述第一输入端和第一输出端或导通所述第一输入端和所述第二输出端;所述第三开关基于所述预设pin脚的电平导通所述第四输入端和所述第三输出端或导通所述第五输入端和所述第三输出端。2.如权利要求1所述的接口复用电路,其特征在于,所述预设pin脚配置为若所述插槽接入第一模组,输出高电平;若所述插槽接入第二模组,输出低电平。3.如权利要求2所述的接口复用电路,其特征在于,所述预设pin脚输出高电平,所述第二开关导通所述第一输入端和第一输出端,所述第三开关导通所述第四输入端和所述第三输出端;所述预设pin脚输出低电平,所述第二开关导通所述第一输入端和所述第二输出端,所述第三开关导通所述第五输入端和所述第三输出端。4.如权利要求1所述的接口复用电路,其特征在于,还包括:缓冲模块,所述缓存模块的输入端与所述预设pin脚连接,所述缓存模块的输出端分别与所述第二开关的所述第二输入端、所述第三开关的第三输入端连接。5.如权利要求1所述的接口复用电路,其特征在于,所述第二控制器基于所述第一控制器生成的第三控制信号开机或报警。6.一种服务器,其特征在...

【专利技术属性】
技术研发人员:李楠
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1