电源控制电路、深度相机及多机同步系统技术方案

技术编号:39197509 阅读:9 留言:0更新日期:2023-10-27 09:47
本申请提供一种电源控制电路、深度相机及多机同步系统,电源控制电路包括下电检测电路、控制开关电路、放电开关电路及放电电路;下电检测电路,输入端与系统电源的输出端或电源输入接口连接,输出端与控制开关电路的受控端连接,被配置为检测到系统电源或电源输入接口断电时,输出下电信号至控制开关电路;控制开关电路,输入端与放电开关电路的受控端相接于系统电源的输出端,输出端接地,被配置为根据下电信号断开,以触发放电信号;放电开关电路,输入端与放电电路连接,输出端接地,被配置为根据放电信号导通;放电电路,输入端与系统电源的输出端连接,输出端与放电开关电路的输入端连接,被配置为当放电开关电路导通时对系统电源进行放电。电源进行放电。电源进行放电。

【技术实现步骤摘要】
电源控制电路、深度相机及多机同步系统


[0001]本申请属于深度相机
,尤其涉及一种电源控制电路、深度相机及多机同步系统。

技术介绍

[0002]在大多数深度相机中,为了确保芯片等器件能够可靠地启动和关闭,芯片等器件遵循一定的上电时序和掉电时序,否则可能会出现上电阶段的电流过大,导致芯片等器件启动异常等情况,甚至会对芯片等器件造成不可逆的损坏。
[0003]一些深度相机采用滤波电路(例如滤波电容)的方式保证上下电稳定,但是由于滤波电路的储能原因往往会导致断电后的短时间内还存储有电能。为了将滤波电路内存储的电能释放以满足下一次上电的零电位要求,一般依赖于自身消耗放电,放电较慢,不能保证芯片等器件断电后短时间内上电的零电位要求,从而严重影响深度相机的稳定性。

技术实现思路

[0004]本申请的目的在于提供一种电源控制电路、深度相机及多机同步系统,旨在解决系统电源断电后因残余电能导致无法满足芯片等器件断电后短时间内重新上电零电位要求的问题。
[0005]为了实现上述目的,本申请提供了一种电源控制电路,包括下电检测电路、控制开关电路、放电开关电路及放电电路;下电检测电路,输入端与系统电源的输出端或电源输入接口连接,输出端与控制开关电路的受控端连接,被配置为检测到系统电源或电源输入接口断电时,输出下电信号至控制开关电路;控制开关电路,输入端与放电开关电路的受控端相接于系统电源的输出端,输出端接地,被配置为根据下电信号断开,以触发放电信号;放电开关电路,输入端与放电电路连接,输出端接地,被配置为根据放电信号导通;放电电路,输入端与系统电源的输出端连接,输出端与放电开关电路的输入端连接,被配置为当放电开关电路导通时对系统电源进行放电。
[0006]在一些实施例中,下电检测电路包括第一二极管及第二二极管,第一二极管的正极与系统电源的输出端连接,第一二极管的负极与第二二极管的负极电连接,第二二极管的正极与控制开关电路的受控端连接;或,下电检测电路包括第三二极管、第一电阻及第二电阻,第三二极管的正极与电源输入接口连接,第三二极管的负极与第一电阻的输入端连接,第一电阻的输出端、第二电阻的输入端及控制开关电路的受控端相连接,第二电阻的输出端接地。
[0007]在一些实施例中,控制开关电路包括第一NMOS管,第一NMOS管的栅极为控制开关电路的受控端,第一NMOS管的漏极与放电开关电路的受控端均与系统电源的输出端连接,第一NMOS管的源极接地。在一些实施例中,放电开关电路包括第二NMOS管;第二NMOS管的栅极为放电开关电路的受控端,第二NMOS管的漏极与放电电路的输出端连接,第二NMOS管的源极接地。在一些实施例中,电源控制电路还包括延时电路,延时电路包括第四二极管、第
一电容和第三电阻;第四二极管的负极与下电检测电路的输出端连接,第四二极管的正极接地;第一电容的输入端与系统电源的输出端连接,第一电容的输出端、控制开关电路的受控端、第三电阻的输入端、第四二极管的负极相连接,第三电阻的输出端接地。
[0008]在一些实施例中,电源控制电路还包括第四电阻和第五电阻;第四电阻的输入端连接于系统电源的输出端,控制开关电路的输入端、放电开关电路的受控端及第五电阻的输入端并联于第四电阻的输出端,第五电阻的输出端接地。
[0009]本申请还提供了一种深度相机,包括上述任一实施例的电源控制电路。
[0010]本申请还提供了一种多机同步系统,包括:上述实施例的深度相机、至少一个终端及集线器,集线器的信号输入端和信号输出端分别与深度相机和至少一个终端连接,集线器包括驱动增强电路,用于对信号输入端输入的驱动信号进行增强并从信号输出端输出。
[0011]在一些实施例中,驱动增强电路包括第三NMOS管、第四NMOS管和第一PMOS管;第三NMOS管的栅极与信号输入端电连接,第三NMOS管的漏极、第四NMOS管的栅极、第一PMOS管的栅极、第一PMOS管的源极均与终端的电源输出端连接,第一PMOS管的漏极和第四NMOS管的漏极均与信号输出端连接,第三NMOS管的源极及第四NMOS管的源极接地;或,驱动增强电路包括第二PMOS管和第五NMOS管;第二PMOS管的源极与终端的电源输出端连接,第二PMOS管的栅极、第五NMOS管的栅极与深度相机的电源输出端及信号输入端均连接,第二PMOS管的漏极和第五NMOS管的漏极均与信号输出端连接,第五NMOS管的源极接地。
[0012]在一些实施例中,驱动增强电路还包括第一一电阻及第一二电阻,第一一电阻的两端分别连接第一PMOS管或第二PMOS管的漏极和信号输出端,第一二电阻的两端分别连接第四NMOS管或第五NMOS管的漏极和信号输出端;驱动增强电路还包括第二一电阻、第二二电阻、第二三电阻、第二四电阻、第二五电阻,第二一电阻的输入端与信号输入端连接,第二一电阻的输出端与第二二电阻的输入端、及第三NMOS管的栅极均连接,第二三电阻的输入端均与终端的电源输出端连接,第二三电阻的输出端、第二四电阻及第二五电阻的输入端、第三NMOS管的漏极连接,第二四电阻和第二五电阻的输出端分别与第一PMOS管和第四NMOS管的栅极连接;或,驱动增强电路还包括第三一电阻、第三二电阻、第三三电阻及第三四电阻,第三一电阻的输入端与深度相机的电源输出端连接,第三一电阻的输出端、信号输入端、第三二电阻、第三三电阻及第三四电阻的输入端连接,第三二电阻及第三三电阻的输出端分别与第二PMOS管和第五NMOS管的栅极连接,第三四电阻的输出端接地。
[0013]在本申请提供的电源控制电路的有益效果,通过下电检测电路检测系统电源或电源输入接口的上下电状态,当检测下电时输出下电信号至控制开关电路,控制开关电路输出放电信号至放电开关电路使放电开关电路导通,从而使得放电电路对系统电源进行快速放电,起到对系统电源加速放电的目的,进而下电时系统电源内的残余电能可迅速泄放出去,为下一次上电提供低压爬升基础,保证满足各个芯片的上电时序要求,保证各个芯片的稳定性和使用寿命。
附图说明
[0014]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附
图获得其他的附图。
[0015]图1为本申请实施例提供的深度相机的结构示意图;
[0016]图2为本申请实施例提供的电源控制电路的一种结构示意图;
[0017]图3为本申请实施例提供的电源控制电路的另一种结构示意图;
[0018]图4为本申请实施例提供的电源控制电路的一种电路图;
[0019]图5为本申请实施例提供的电源控制电路的另一种种电路图;
[0020]图6为本申请实施例提供的多机同步系统的结构示意图;
[0021]图7为本申请实施例提供的驱动增强电路的一种电路图;
[0022]图8为本申请实施例提供的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种电源控制电路,其特征在于,与系统电源连接,包括下电检测电路、控制开关电路、放电开关电路及放电电路;所述下电检测电路,输入端与所述系统电源的输出端或电源输入接口连接,输出端与所述控制开关电路的受控端连接,被配置为检测到所述系统电源或所述电源输入接口断电时,输出下电信号至所述控制开关电路;所述控制开关电路,输入端与所述放电开关电路的受控端相接于所述系统电源的输出端,输出端接地,被配置为根据所述下电信号断开,以触发放电信号;所述放电开关电路,输入端与所述放电电路连接,输出端接地,被配置为根据所述放电信号导通;所述放电电路,输入端与所述系统电源的输出端连接,输出端与所述放电开关电路的输入端连接,被配置为当所述放电开关电路导通时对所述系统电源进行放电。2.如权利要求1所述的电源控制电路,其特征在于,所述下电检测电路包括第一二极管及第二二极管,所述第一二极管的正极与所述系统电源的输出端连接,所述第一二极管的负极与所述第二二极管的负极电连接,所述第二二极管的正极与所述控制开关电路的受控端连接;或,所述下电检测电路包括第三二极管、第一电阻及第二电阻,所述第三二极管的正极与所述电源输入接口连接,所述第三二极管的负极与所述第一电阻的输入端连接,所述第一电阻的输出端、所述第二电阻的输入端及所述控制开关电路的受控端相连接,所述第二电阻的输出端接地。3.如权利要求1所述的电源控制电路,其特征在于,所述控制开关电路包括第一NMOS管,所述第一NMOS管的栅极为所述控制开关电路的受控端,所述第一NMOS管的漏极与所述放电开关电路的受控端并联于所述系统电源的输出端,所述第一NMOS管的源极接地。4.如权利要求1所述的电源控制电路,其特征在于,所述放电开关电路包括第二NMOS管;所述第二NMOS管的栅极为所述放电开关电路的受控端,所述第二NMOS管的漏极与所述放电电路的输出端连接,所述第二NMOS管的源极接地。5.如权利要求1所述的电源控制电路,其特征在于,所述电源控制电路还包括延时电路,所述延时电路包括第四二极管、第一电容和第三电阻;所述第四二极管的负极与所述下电检测电路的输出端连接,所述第四二极管的正极接地;所述第一电容的输入端与所述系统电源的输出端连接,所述第一电容的输出端、所述控制开关电路的受控端、所述第三电阻的输入端、所述第四二极管的负极相连接,所述第三电阻的输出端接地。6.如权利要求1

5任一项所述的电源控制电路,其特征在于,所述电源控制电路还包括第四电阻和第五电阻;所述第四电阻的输入端连接于所述系统电源的输出端,所述控制开关电路的输入端、所述放电开关电路的受控端及所述第五电阻的输入端并联于...

【专利技术属性】
技术研发人员:李福茂
申请(专利权)人:奥比中光科技集团股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1