传感器装置以及包括所述传感器装置的半导体装置制造方法及图纸

技术编号:38938297 阅读:16 留言:0更新日期:2023-09-25 09:38
提供一种不会损害检测判定结果的可靠性而使电路占用面积小面积化的传感器装置以及包括所述传感器装置的半导体装置。传感器装置包括:传感器元件,输出信号;第一判定电路,输出初始化信号,所述初始化信号包含与判定检测出物理量的意旨是否连续两次一致的结果对应的信号电平;第二判定电路,具有计数器,所述计数器能够在检测出物理量的意旨并非连续两次时对计数数值进行初始化,另一方面,为连续两次时继续计数而计数至设定次数为止,且所述第二判定电路输出输出锁存信号,所述输出锁存信号包含与是否连续一致至所述设定次数为止对应的信号电平;以及输出寄存器,根据输出锁存信号的信号电平的变化,切换输出信号的信号电平。平。平。

【技术实现步骤摘要】
传感器装置以及包括所述传感器装置的半导体装置


[0001]本专利技术涉及一种传感器装置以及包括所述传感器装置的半导体装置。

技术介绍

[0002]根据以磁性传感器为代表的传感器装置以及包括所述传感器装置的半导体装置,将传感器等的多次逻辑输出以寄存器依次锁存而进行一致判定,由此抑制因噪声造成的检测判定结果的波动(例如参照专利文献1)。为了提高检测判定结果的可靠性,有效的是增加一致判定的次数。专利文献1(图1)所记载的电路中,通过2位的寄存器,将一致判定的次数设定为三次。
[0003][现有技术文献][0004][专利文献][0005][专利文献1]日本专利特开平3

252526号公报

技术实现思路

[0006][专利技术所要解决的问题][0007]但是,在构成未作任何精心设计而增加一致判定的次数的电路(以下称作“现有装置”)的情况下,会导致对逻辑输出进行锁存的寄存器的占用面积显著增大。例如,在基于专利文献1的图1所记载的电路的现有装置中,若将一致判定的次数设为“N”(N为2以上的自然数),则需要N

1位的寄存器。
[0008]本专利技术是有鉴于所述情况而完成,目的在于提供一种不会损害检测判定结果的可靠性而使电路占用面积小面积化的传感器装置以及包括所述传感器装置的半导体装置。
[0009][解决问题的技术手段][0010]本专利技术的传感器装置通过多次连续检测出物理量来判定所述物理量的检测,所述传感器装置的特征在于包括:传感器元件,输出表示所述物理量的检测结果的检测结果信号;第一判定电路,根据所述检测结果信号的信号电平来判定检测出所述物理量的意旨在此次与此前最近一次是否为连续两次,并输出包含与所判定的结果对应的信号电平的初始化信号;第二判定电路,具有计数器,所述计数器能够在所述初始化信号表示检测出所述物理量的意旨并非所述连续两次时,对计数数值进行初始化,另一方面,在所述初始化信号表示检测出所述物理量的意旨为所述连续两次时,继续计数直至计数至所设定的次数为止,且所述第二判定电路输出输出锁存信号,所述输出锁存信号包含与所述计数器的计数数值是否连续一致直至所设定的所述次数为止对应的信号电平;以及输出寄存器,根据所述输出锁存信号的信号电平的变化,切换向输出端子供给的输出信号的信号电平。
[0011]本专利技术的半导体装置的特征在于包括以上所述的传感器装置。
[0012][专利技术的效果][0013]根据本专利技术,不会损害检测判定结果的可靠性而能够使电路占用面积小面积化。
附图说明
[0014]图1是概略地表示本专利技术的实施方式的传感器装置以及包括所述传感器装置的半导体装置的电路结构例的框图。
[0015]图2是概略地表示本实施方式的传感器装置以及包括所述传感器装置的半导体装置的第一判定电路的电路结构例的框图。
[0016]图3是概略地表示本实施方式的传感器装置以及包括所述传感器装置的半导体装置的第二判定电路中的计数器的电路结构例的框图。
[0017]图4的(A)是表示本实施方式的传感器装置以及包括所述传感器装置的半导体装置的、检测结果信号的二值化信号相对于磁通密度的关系的关系图,图4的(B)是表示本实施方式的半导体装置的、输出信号相对于磁通密度的关系的关系图。
[0018]图5是本实施方式的半导体装置的时间图。
[0019][符号的说明][0020]1:半导体装置
[0021]2:半导体基板
[0022]10:传感器装置
[0023]20:霍尔元件(传感器元件)
[0024]30:二值化电路
[0025]40:判定电路(第一判定电路)
[0026]40a:输入端
[0027]40d:输出端
[0028]41:第一触发器电路
[0029]43:第二触发器电路
[0030]50:判定电路(第二判定电路)
[0031]60:计数器
[0032]601~603:D

FF电路(触发器电路)
[0033]70:连续一致判定电路(解码器、第二与电路)
[0034]70a:输入端
[0035]70b:输出端
[0036]80:与电路(第一与电路)
[0037]80a:第一输入端
[0038]80b:第二输入端
[0039]80c:输出端
[0040]90:输出寄存器
具体实施方式
[0041]以下,参照附图来说明本专利技术的实施方式的传感器装置以及包括所述传感器装置的半导体装置。
[0042]图1是表示本专利技术的实施方式的传感器装置以及半导体装置即传感器装置10以及半导体装置1的电路结构例的框图。此处,图1所示的X轴、Y轴以及Z轴是彼此正交的三维正
交坐标系的各坐标轴。XY平面是与半导体基板2的表面(图1中的纸面跟前侧的面)平行的面。即,半导体基板2的表面在法线矢量上具有Z轴。
[0043]半导体装置1包括在半导体区域形成有传感器装置10的半导体基板2。在半导体基板2,设有与第一电源连接的电源端子3以及与第二电源连接的电源端子4。
[0044]传感器装置10是通过判定多次连续检测出物理量来判定所述物理量的检测的装置。此处,将设定为对检测出物理量的意旨进行计数的上限值的次数规定为“N次”。另外,N为2以上的自然数。传感器装置10包括霍尔元件20、二值化电路30、判定电路40、判定电路50以及输出寄存器90。
[0045]作为传感器元件的霍尔元件20为磁性传感器元件的一例。图示的霍尔元件20是输出与沿垂直方向即Z方向作用于半导体基板2的磁通密度B相应的信号S01的、所谓的水平霍尔元件。
[0046]二值化电路30例如是将包含低电平(以下称作“L电平”)和高电平(以下称作“H电平”)的作为检测结果信号的信号S01转换为二值化的信号S02的电路。信号S02包含与信号S01的信号电平相应的两个信号电平,具体而言,包含与当前的极检测状态与磁通密度B是否一致的状态对应的信号电平。二值化电路30具有与霍尔元件20的输出端连接的输入端、以及输出信号S02的输出端。
[0047]作为第一判定电路的判定电路40是如下所述的电路,即,基于所输入的信号S02来判定检测出作为物理量的磁通密度B的意旨在此次与此前最近一次是否为连续两次,并输出包含与判定结果对应的信号电平的信号S05。判定电路40具有被供给信号S02的输入端40a、被供给时钟信号CLK的输入端40b、被供给重置信号RST的输入端40c、以及输出作为初始化信号的信号S05的输出端40d。输入端40a与二值化电路30的输出端连接。
[0048]作为第二判定电路的判定电路50是输出作为输出锁存信号的信号S08的电路,所述输出锁存信号包含与基于信号S05来判定检测出磁通密度B的意旨为连续两次的次数是否连续一致至所设定的次数为止的结果对应的信号电平。判定电路50具有被供给时钟信号本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种传感器装置,通过多次连续检测出物理量来判定所述物理量的检测,所述传感器装置的特征在于包括:传感器元件,输出表示所述物理量的检测结果的检测结果信号;第一判定电路,根据所述检测结果信号的信号电平来判定检测出所述物理量的意旨在此次与此前最近一次是否为连续两次,并输出包含与所判定的结果对应的信号电平的初始化信号;第二判定电路,具有计数器,所述计数器能够在所述初始化信号表示检测出所述物理量的意旨并非所述连续两次时,对计数数值进行初始化,另一方面,在所述初始化信号表示检测出所述物理量的意旨为所述连续两次时,继续计数而计数至所设定的次数为止,且所述第二判定电路输出输出锁存信号,所述输出锁存信号包含与所述计数器的计数数值是否连续一致至所设定的所述次数为止对应的信号电平;以及输出寄存器,根据所述输出锁存信号的信号电平的变化,切换向输出端子供给的输出信号的信号电平。2.根据权利要求1所述的传感器装置,其中所述第一判定电路具有:输入端,被供给根据所述检测结果信号的信号电平而经二值化的信号;输出端,输出所述初始化信号;第一触发器电路,包含与所述第一判定电路的所述输入端连接的第一输入端、被供给时钟信号的第二输入端、以及输出端,所述输出端输出包含与被供给至自身的第一输入端及第二输入端的信号的信号电平相应的信号电平的信号;第二触发器电路,包含与所述第一触发器电路的所述输出端连接的第一输入端、被供给时钟信号的第二输入端、以及输出端,所述输出端输出包含与被供给至自身的第一输入端及第二输入端的信号的信号电平相应的信号电平的信号;以及与非电路,包含与所述第一触发器电路的所述输出端及所述第二触发器电路的所述第一输入端连接的第一输入端、与所述第二触发器电路的所述输出端连接的第二输入端、以及与所述第一判定电路的所述输出端连接的输出端。3.根据权利要求2所述的传感器装置,其中所述第二判定电路具有:输出端子,与所述输出寄存器连接;所述计数器,包含输出端,所述输出端输出表示对所述连续两次一致的次数进行计数而得的计数数值的信号;连续一致判定电路,包含与所述计数器的所述输出端连接的输入端、以及基于所述计数数值而输出一致判定标记信号的输出端,所述一致判定标记信号包含与是否连续一致至所设定的所述次数为止的判定结果对应的信号电平;以及第一与电路,包含被供给时钟信号的第一输入端、与所述连续一致判定电路的所述输出端连接的第二输入端、以及与所述第二判定电路的所述输出端子连接的输出端,所述第一与电路将包含与对所供给的所述一致判定标记信号和所述时钟信号进行与运算所得的结果对应的信号电平的信号作为所述输出锁存信号而从所述第...

【专利技术属性】
技术研发人员:挽地友生
申请(专利权)人:艾普凌科株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1