【技术实现步骤摘要】
量子线路的串扰优化方法、装置、存储介质及电子装置
[0001]本专利技术属于量子计算
,特别是一种量子线路的串扰优化方法、装置、存储介质及电子装置。
技术介绍
[0002]随着电子技术的不断发展,在高速电路中信号的频率的变高、边沿变陡、电路板的尺寸变小、布线的密度变大,这些因素使得在高速数字电路的设计中,信号完整性问题越来越突出,其已经成为高速电路设计工程师不可避免的问题。
[0003]串扰是指有害信号从一个网络转移到另一个网络,它是信号完整性问题中一个重要问题,在数字设计中普遍存在,有可能出现在芯片、PCB板、连接器、芯片封装和连接器电缆等器件上,如何降低芯片串扰的影响则是一个亟待解决的问题。
技术实现思路
[0004]本专利技术的目的是提供一种量子线路的串扰优化方法、装置、存储介质及电子装置,以解决现有技术中的不足,它能够根据串扰重构量子线路,以减缓量子线路执行过程中的串扰影响,提高量子线路的执行效率和稳定性,并补充相关技术的空白。
[0005]本申请的一个实施例提供了一种量子线路的 ...
【技术保护点】
【技术特征摘要】
1.一种量子线路的串扰优化方法,其特征在于,所述方法包括:获取量子芯片的属性数值,所述量子芯片用于运行量子线路;根据所述量子芯片的属性数值与所述量子线路的量子逻辑门,生成对应的用于表征串扰的可满足性模理论SMT函数;求解所述SMT函数,并根据所述SMT函数的解重构所述量子线路。2.根据权利要求1所述的方法,其特征在于,所述获取量子芯片的属性数值,包括:获取所述量子芯片的相干时间、量子逻辑门操作的持续时间与误差率。3.根据权利要求1所述的方法,其特征在于,所述生成对应的用于表征串扰的可满足性模理论SMT函数,包括:根据所述量子芯片的属性数值与所述量子线路的量子逻辑门,构建第一约束函数,所述第一约束函数用于约束所述量子线路内量子逻辑门的执行顺序。4.根据权利要求3所述的方法,其特征在于,所述生成对应的用于表征串扰的可满足性模理论SMT函数,还包括:根据所述量子芯片的属性数值与所述量子线路的量子逻辑门,构建第二约束函数,所述第二约束函数用于约束所述量子线路内量子逻辑门的时序重叠情况。5.根据权利要求4所述的方法,其特征在于,所述生成对应的用于表征串扰的可满足性模理论SMT函数,还包括:根据所述量子芯片的属性数值与所述量子线路的量子逻辑门,构建第三约束函数,所述第二约束函数用于约束所述量子线路内量子芯片的退相干时间。6....
【专利技术属性】
技术研发人员:窦猛汉,汪文涛,方圆,赵东一,
申请(专利权)人:本源量子计算科技合肥股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。