一种基于FPGA的直流智能断路器控制系统技术方案

技术编号:38797362 阅读:11 留言:0更新日期:2023-09-15 17:29
本实用新型专利技术提供了一种基于FPGA的直流智能断路器控制系统,包括传感器、轨至轨高速比较器、高速AD转换芯片、可重构电路芯片FPGA、Flash存储器、千兆以太网PHY芯片、SDRAM高速存储器和上位机;由FPGA驱动高速AD转换芯片实现对直流电力系统电气量信息数据以1GSPS速率进行高速采集。电流传感器采集的电流模拟信号输入轨至轨高速比较器与直流电力系统保护阈值比较,当大于保护阈值时,轨至轨高速比较器输出一个高电平给FPGA,FPGA再经过快速输出通道电路驱动断路器分闸,实现直流电力系统保护。同时FPGA可将高速AD转换芯片输入数据存储进SDRAM高速存储器。FPGA通过PHY芯片与千兆以太网传输物理层实现上位机之间的1GSPS速率通信,实现直流电力系统电气量信息的高速传递。实现直流电力系统电气量信息的高速传递。实现直流电力系统电气量信息的高速传递。

【技术实现步骤摘要】
一种基于FPGA的直流智能断路器控制系统


[0001]本技术涉及直流电力系统保护技术,特别涉及一种基于FPGA的直流智能断路器控制系统。

技术介绍

[0002]直流电力系统被广泛应用于舰船、电磁武器、轨道交通等领域。随着直流电力系统容量的不断增加,短路电流最大峰值可达100k,短路电流上升率达20A/μs。直流电力系统发生故障直接危害是造成被快速开关所保护的线路和设备受损,以及电量损失。间接危害是造成舰船、电磁武器和轨道交通等瘫痪。而直流智能断路器是直流电力系统中最主要的保护设备。因此,对直流智能断路器控制系统技术的研究具有重要的意义。
[0003]目前直流智能断路器控制系统主要有以下类型:基于ARM或DSP处理器的单核控制系统和基于ARM(DSP)+CPLD的双核控制系统。随着电力系统的智能化发展,要求智能断路器等保护设备的智能化程度越来越高,因此目前的控制系统有一些明显的缺陷,例如:智能控制系统基于ARM或DSP处理器,传统的ARM或DSP等处理器编程语言C语言按顺序执行,需要经历等待指令的执行与缓冲等过程。例如,基于ARM+CPLD,该方法虽然能够有效发挥可重构电路芯片CPLD的硬件属性。但该类系统架构比较繁琐,经济性能较低,开发过程繁琐。而且都采用CAN等现场总线,通信速率最高1MSPS。
[0004]因此,现有ARM或DSP单核方案存在故障信息的处理过程时间过长、可靠性较低等技术问题,会造成电力系统运行的风险较高。现有的ARM(DSP)+CPLD双核方案存在系统架构比较复杂、通信速率较低、经济性能较低以及开发过程繁琐等问题。

技术实现思路

[0005]本技术要主要解决现有的ARM(DSP)+CPLD双核方案存在的系统架构比较复杂、通信速率较低的问题。
[0006]为了实现上述目的,本技术提供了一种基于FPGA的直流智能断路器控制系统,其包括:传感器、轨至轨高速比较器、高速AD转换芯片、可重构电路芯片FPGA、Flash存储器、千兆以太网PHY芯片、SDRAM高速存储器和上位机;
[0007]所述传感器分别与所述轨至轨高速比较器和所述高速AD转换芯片连接,所述轨至轨高速比较器和所述高速AD转换芯片均与所述可重构电路芯片FPGA连接,所述可重构电路芯片FPGA与所述千兆以太网PHY芯片双向连接,所述千兆以太网PHY芯片与上位机双向连接,所述可重构电路芯片FPGA分别与Flash存储器以及SDRAM高速存储器双向连接,所述可重构电路芯片FPGA还与所述断路器连接。
[0008]进一步地,所述传感器为霍尔传感器,用于采集断路器主电路上的电流。
[0009]进一步地,还包括千兆以太网物理传输层,所述千兆以太网物理传输层分别与所述上位机和所述千兆以太网PHY芯片连接。
[0010]进一步地,所述可重构电路芯片FPGA通过快速输出通道电路与所述断路器连接。
[0011]进一步地,所述传感器通过调理电路与所述轨至轨高速比较器以及所述高速AD转换芯片连接。
[0012]进一步地,所述轨至轨高速比较器还与基准电压电路连接,所述基准电压电路连接电位器,所述电位器用于调节直流智能断路器控制系统的保护阈值。
[0013]进一步地,还包括时钟电路和电源电路,所述时钟电路和所述电源电路分别与所述可重构电路芯片FPGA连接。
[0014]优选地,所述电源电路包括1.1V电源电路和3.3V电源电路。
[0015]优选地,所述时钟电路的频率为50MHZ。
[0016]进一步地,所述可重构电路芯片FPGA通过SPI与所述Flash存储器连接,所述可重构电路芯片FPGA通过数据总线和地址总线与所述SDRAM高速存储器连接。
[0017]本技术提供的技术方案带来的有益效果如下:
[0018]本技术提供的直流电力系统智能断路器控制系统具有高速的数据采集、直流电力系统保护、高速电气量信号处理、1GSPS速率以太网通信、SDRAM储存器存储等功能。能够显著提升直流智能断路器的分断速度与能力,有效提高直流智能断路器的智能化,有益于直流智能电力系统的发展,能够很好满足当今直流智能电力系统迅速发展的要求。
附图说明
[0019]下面将结合附图及实施例对本技术作进一步说明,附图中:
[0020]图1是本技术实施方案中的一种基于FPGA的直流智能断路器控制系统的结构示意图;
[0021]图2是本技术实施方案中电力系统保护原理图;
[0022]图3是本技术实施方案中快速输出通道电路图;
[0023]图4是本技术实施方案中FPGA最小工作结构图;
[0024]图5是本技术实施方案中FPGA内部硬件模块图;
[0025]图6是本技术实施方案中调理电路与基准电压电路图。
具体实施方式
[0026]为了对本技术的技术特征、目的和效果有更加清楚的理解,现对照附图详细说明本技术的具体实施方式。
[0027]请参考图1,一种基于FPGA的直流智能断路器控制系统,包括传感器、轨至轨高速比较器、高速AD转换芯片、可重构电路芯片FPGA、Flash存储器、千兆以太网PHY芯片、SDRAM高速存储器和上位机;其具体连接关系如下:
[0028]传感器分别与轨至轨高速比较器和高速AD转换芯片连接,轨至轨高速比较器和高速AD转换芯片均与可重构电路芯片FPGA连接,可重构电路芯片FPGA与千兆以太网PHY芯片双向连接,千兆以太网PHY芯片与上位机双向连接,可重构电路芯片FPGA分别与Flash存储器以及SDRAM高速存储器双向连接,可重构电路芯片FPGA还与断路器连接。
[0029]基于但不限于上述系统,在可重构电路芯片FPGA与千兆以太网PHY芯片之间,还设置有千兆以太网物理传输层,重构电路芯片FPGA通过千兆以太网PHY芯片以及千兆以太网物理传输层实现与上位机的高速通信。
[0030]基于但不限于上述系统,可重构电路芯片FPGA通过SPI与Flash存储器连接,可重构电路芯片FPGA通过数据总线和地址总线与SDRAM高速存储器连接。其中Flash存储器是FPGA工作的必备存储器,用于存储FPGA的程序,SDRAM高速存储器用于存储电流和电压数据。
[0031]作为一种优选地实施方式,该传感器为霍尔传感器,用于采集断路器主电路上的电流。
[0032]作为一种优选地实施方式,高速AD转换芯片的型号为AD9280。
[0033]作为一种优选地实施方式,千兆以太网PHY芯片的型号为DP83848。
[0034]具体地,请参考图2,霍尔传感器通过调理电路RS8551与轨至轨高速比较器以及高速AD转换芯片连接,进一步地,该轨至轨高速比较器还与基准电压电路连接,基准电压电路连接电位器,电位器用于调节直流智能断路器控制系统的保护阈值。
[0035]霍尔传感器获取断路器主电路上的电流信息传输至轨至轨本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于FPGA的直流智能断路器控制系统,其特征在于,包括:传感器、轨至轨高速比较器、高速AD转换芯片、可重构电路芯片FPGA、Flash存储器、千兆以太网PHY芯片、SDRAM高速存储器和上位机;所述传感器分别与所述轨至轨高速比较器和所述高速AD转换芯片连接,所述轨至轨高速比较器和所述高速AD转换芯片均与所述可重构电路芯片FPGA连接,所述可重构电路芯片FPGA与所述千兆以太网PHY芯片双向连接,所述千兆以太网PHY芯片与上位机双向连接,所述可重构电路芯片FPGA分别与Flash存储器以及SDRAM高速存储器双向连接,所述可重构电路芯片FPGA还与所述断路器连接。2.根据权利要求1所述基于FPGA的直流智能断路器控制系统,其特征在于,所述传感器为霍尔传感器,用于采集断路器主电路上的电流。3.根据权利要求1所述基于FPGA的直流智能断路器控制系统,其特征在于,还包括千兆以太网物理传输层,所述千兆以太网物理传输层分别与所述上位机和所述千兆以太网PHY芯片连接。4.根据权利要求1所述基于FPGA的直流智能断路器控制系统,其特征在于,所述可重构电路芯片FPGA通过快速输出通...

【专利技术属性】
技术研发人员:罗启全黄元峰闵光耀
申请(专利权)人:武汉工程大学
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1