像素电路及其驱动方法技术

技术编号:38464279 阅读:6 留言:0更新日期:2023-08-11 14:41
本发明专利技术实施例公开了一种像素电路及其驱动方法,通过设置偏置改善模块在保持帧的偏置改善阶段,调节驱动模块的控制端的电位,数据写入模块在保持帧的偏置改善阶段的改善子阶段向所述驱动模块的第一端写入固定电压,使得在保持帧的改善子阶段,驱动模块根据自身控制端和第一端的电位导通,使得在保持帧驱动模块存在电压偏置和电流偏置,进而减小不同刷新频率下驱动模块所包括的驱动晶体管的应力差异,进而减小驱动晶体管的特性差异,改善刷新频率切换时的显示效果。切换时的显示效果。切换时的显示效果。

【技术实现步骤摘要】
像素电路及其驱动方法


[0001]本专利技术实施例涉及显示
,尤其涉及一种像素电路及其驱动方法。

技术介绍

[0002]随着显示技术的发展,用户对显示质量的要求也越来越高。
[0003]为满足不同场景的显示需求,显示装置需要进行不同频率的显示。示例性的,在游戏场景下,显示装置进行高频显示;在静态图片场景下,显示装置进行低频显示。
[0004]然而,现有显示装置存在进行刷新频率切换时,显示效果较差的问题。

技术实现思路

[0005]本专利技术提供一种像素电路及其驱动方法,以实现提升刷新频率切换时的显示效果。
[0006]第一方面,本专利技术实施例提供了一种像素电路,包括:数据写入模块、驱动模块、补偿模块、发光控制模块、发光模块和偏置改善模块;
[0007]数据写入模块用于在写入帧的数据写入阶段向驱动模块的第一端写入数据电压,以及用于在保持帧的偏置改善阶段的改善子阶段向驱动模块的第一端写入固定电压;
[0008]补偿模块用于在写入帧的数据写入阶段将包含驱动模块的阈值电压的信息写入驱动模块的控制端,以对驱动模块的阈值电压进行补偿;
[0009]发光控制模块、驱动模块和发光模块串联连接在第一电源电压输入端和第二电源电压输入端之间形成驱动支路;驱动支路用于在写入帧和保持帧的发光阶段导通,以使发光模块点亮;
[0010]偏置改善模块用于在保持帧的偏置改善阶段,调节驱动模块的控制端的电位,以使驱动模块在改善子阶段根据自身控制端和第一端的电压导通;
>[0011]其中,在保持帧,偏置改善阶段在发光阶段之前进行。
[0012]可选的,偏置改善模块包括切换单元和耦合单元;
[0013]切换单元包括第一控制端、第二控制端、第一输入端、第二输入端和输出端,其中第一输入端连接偏置电压输入端,第二输入端连接第一电源电压输入端,输出端连接耦合单元的第一端,耦合单元的第二端连接驱动模块的控制端;切换单元用于在写入帧的发光阶段之外的至少部分阶段和保持帧的偏置改善阶段,响应第一控制端接入的第一控制信号使第一输入端和输出端之间导通,以及用于在写入帧的发光阶段和保持帧的发光阶段,响应第二控制端的第二控制信号使第二输入端和输出端之间导通;
[0014]其中,驱动模块包括P型晶体管,偏置电压输入端输入的偏置电压小于第一电源电压输入端输入的第一电源电压;
[0015]或者,驱动模块包括N型晶体管,偏置电压输入端输入的偏置电压大于第一电源电压输入端输入的第一电源电压。
[0016]可选的,切换单元包括第一晶体管和第二晶体管;其中,第一晶体管的栅极连接第
一控制端,第一晶体管的第一极连接第一输入端,第一晶体管的第二极连接输出端;第二晶体管的栅极连接第二控制端,第二晶体管的第一极连接第二输入端,第二晶体管的第二极连接输出端;耦合单元包括第一电容。
[0017]可选的,一帧内,第一控制信号的有效电平信号的脉冲宽度小于或等于第二控制信号的无效电平信号的脉冲宽度,且第一控制信号的有效电平信号完全与第二控制信号的无效电平信号交叠。
[0018]可选的,发光控制模块包括第一发光控制晶体管和第二发光控制晶体管,第一发光控制晶体管连接在第一电源电压输入端与驱动模块的第一端之间,第二发光控制晶体管连接在驱动模块的第二端与发光模块的第一端之间,发光模块的第二端连接第二电源电压输入端;
[0019]第一发光控制晶体管和第二发光控制晶体管的栅极接入发光控制信号;
[0020]第二晶体管与第一发光控制晶体管、第二发光控制晶体管的沟道类型相同,发光控制信号作为第二控制信号;
[0021]和/或,第一晶体管与第一发光控制晶体管、第二发光控制晶体管的沟道类型相反,发光控制信号作为第一控制信号。
[0022]可选的,偏置改善模块包括耦合单元,耦合单元的第一端连接偏置电压输入端,耦合单元的第二端连接驱动模块的控制端;
[0023]在写入帧的发光阶段之外和保持帧的发光阶段之外的阶段,偏置电压输入端输入的电压为偏置电压;在写入帧的发光阶段和保持帧的发光阶段,偏置电压输入端输入的电压为第一电源电压;
[0024]其中,驱动模块包括P型晶体管,偏置电压输入端输入的偏置电压小于第一电源电压输入端输入的第一电源电压;
[0025]或者,驱动模块包括N型晶体管,偏置电压输入端输入的偏置电压大于第一电源电压输入端输入的第一电源电压。
[0026]可选的,数据写入模块的控制端连接数据写入控制信号线,数据写入模块的第一端连接数据线,数据写入模块的第二端连接驱动模块的第一端;数据写入模块用于响应数据写入控制信号线传输的数据写入控制信号,在数据写入阶段以及改善子阶段导通;
[0027]补偿模块的控制端连接补偿控制信号线,补偿模块的第一端连接驱动模块的第二端,补偿模块的第二端连接驱动模块的控制端;补偿模块用于响应补偿控制信号线传输的补偿控制信号,在数据写入阶段导通。
[0028]可选的,像素电路还包括初始化模块,初始化模块用于在写入帧的第一初始化阶段,将初始化电压写入到发光模块的第一端和驱动模块的控制端;其中,在写入帧,第一初始化阶段在数据写入阶段之前;
[0029]初始化模块还用于在偏置改善阶段的至少部分阶段,将初始化电压写入到发光模块的第一端;
[0030]可选的,初始化模块还用于在写入帧的第二初始化阶段,将初始化电压写入到发光模块的第一端和驱动模块的控制端;其中第二初始化阶段在第一初始化阶段之前进行;
[0031]可选的,写入帧还包括预充阶段,数据写入模块还用于在写入帧的预充阶段,向驱动模块的控制端写入预充电压;预充电压为像素电路同列中的上n行像素电路对应的数据
电压,n≥2;其中,在写入帧,预充阶段介于第二初始化阶段和第一初始化阶段之间,数据写入阶段在第一初始化阶段后;
[0032]可选的,初始化模块包括第一初始化单元和第二初始化单元;第一初始化单元单元的控制端连接第一初始化控制线,第一初始化单元的第一端连接初始化信号线,第一初始化单元的第二端连接驱动模块的控制端或者补偿模块的第一端;第二初始化单元的控制端连接第二初始化控制线,第二初始化单元的第一端连接初始化信号线,第二初始化单元的第二端连接发光模块的第一端;或者,
[0033]初始化模块包括第三初始化单元,第三初始化单元的控制端连接第三初始化控制线,第三初始化单元的第一端连接初始化信号线,第三初始化单元的第二端连接发光模块的第一端。
[0034]可选的,像素电路还包括存储模块,存储模块的第一端连接第一电源电压输入端,存储模块的第二端连接驱动模块的第一端;
[0035]写入帧还包括亚阈值摆幅补偿阶段,补偿模块还用于根据补偿控制信号线的补偿控制信号在亚阈值摆幅补偿阶段导通,其中,亚阈值摆幅补偿阶段介于写入帧的数据写入阶段与发光阶段之间。
[0036]第二方面,本专利技术实施例还提供了一种像素电路的驱动方法,包括:
本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:数据写入模块、驱动模块、补偿模块、发光控制模块、发光模块和偏置改善模块;所述数据写入模块用于在写入帧的数据写入阶段向所述驱动模块的第一端写入数据电压,以及用于在保持帧的偏置改善阶段的改善子阶段向所述驱动模块的第一端写入固定电压;所述补偿模块用于在所述写入帧的数据写入阶段将包含所述驱动模块的阈值电压的信息写入所述驱动模块的控制端,以对所述驱动模块的阈值电压进行补偿;所述发光控制模块、所述驱动模块和所述发光模块串联连接在第一电源电压输入端和第二电源电压输入端之间形成驱动支路;所述驱动支路用于在所述写入帧和所述保持帧的发光阶段导通,以使所述发光模块点亮;所述偏置改善模块用于在保持帧的偏置改善阶段,调节所述驱动模块的控制端的电位,以使所述驱动模块在所述改善子阶段根据自身控制端和第一端的电压导通;其中,在所述保持帧,所述偏置改善阶段在所述发光阶段之前进行。2.根据权利要求1所述的像素电路,其特征在于,所述偏置改善模块包括切换单元和耦合单元;所述切换单元包括第一控制端、第二控制端、第一输入端、第二输入端和输出端,其中所述第一输入端连接偏置电压输入端,所述第二输入端连接第一电源电压输入端,所述输出端连接所述耦合单元的第一端,所述耦合单元的第二端连接所述驱动模块的控制端;所述切换单元用于在所述写入帧的发光阶段之外的至少部分阶段和所述保持帧的偏置改善阶段,响应所述第一控制端接入的第一控制信号使所述第一输入端和所述输出端之间导通,以及用于在所述写入帧的发光阶段和所述保持帧的发光阶段,响应所述第二控制端的第二控制信号使所述第二输入端和所述输出端之间导通;其中,所述驱动模块包括P型晶体管,所述偏置电压输入端输入的偏置电压小于所述第一电源电压输入端输入的第一电源电压;或者,所述驱动模块包括N型晶体管,所述偏置电压输入端输入的偏置电压大于所述第一电源电压输入端输入的第一电源电压。3.根据权利要求2所述的像素电路,其特征在于,所述切换单元包括第一晶体管和第二晶体管;其中,所述第一晶体管的栅极连接所述第一控制端,所述第一晶体管的第一极连接所述第一输入端,所述第一晶体管的第二极连接所述输出端;所述第二晶体管的栅极连接所述第二控制端,所述第二晶体管的第一极连接所述第二输入端,所述第二晶体管的第二极连接所述输出端;所述耦合单元包括第一电容。4.根据权利要求3所述的像素电路,其特征在于,一帧内,所述第一控制信号的有效电平信号的脉冲宽度小于或等于所述第二控制信号的无效电平信号的脉冲宽度,且所述第一控制信号的有效电平信号完全与所述第二控制信号的无效电平信号交叠。5.根据权利要求4所述的像素电路,其特征在于,所述发光控制模块包括第一发光控制晶体管和第二发光控制晶体管,所述第一发光控制晶体管连接在所述第一电源电压输入端与所述驱动模块的第一端之间,所述第二发光控制晶体管连接在所述驱动模块的第二端与
所述发光模块的第一端之间,所述发光模块的第二端连接所述第二电源电压输入端;所述第一发光控制晶体管和所述第二发光控制晶体管的栅极接入发光控制信号;所述第二晶体管与所述第一发光控制晶体管、所述第二发光控制晶体管的沟道类型相同,所述发光控制信号作为所述第二控制信号;和/或,所述第一晶体管与所述第一发光控制晶体管、所述第二发光控制晶体管的沟道类型相反,所述发光控制信号作为所述第一控制信号。6.根据权利要求1所述的像素电路,其特征在于,所述偏置改善模块包括耦合单元,所述耦合单元的第一端连接偏置电压输入端,所述耦合单元的第二端连接所述驱动模块的控制端;在所述写入帧的发光阶段之外和所述保持帧的发光阶段之外的阶段,所述偏置电压输入端输入的电压为所述偏置电压;在所述写入帧的发光阶段和所述保持帧的发光阶段,所述偏置电压输入端输入的电压为第一电源...

【专利技术属性】
技术研发人员:盖翠丽鲁建军潘康观郭恩卿李俊峰邢汝博
申请(专利权)人:合肥维信诺科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1