一种像素电路及其驱动方法、显示面板技术

技术编号:38042155 阅读:12 留言:0更新日期:2023-06-30 11:08
本申请公开了一种像素电路及其驱动方法、显示面板,该像素电路包括:驱动模块,其第一端连接第一电压源;存储电容模块,其第一端和第二端分别连接第一电压源和驱动模块的控制端;数据写入模块,其第二端和第三端分别连接驱动模块的第一端和第二扫描线;预写入模块,其第一端、第二端、第三端及第四端分别连接数据线、数据写入模块的第一端、第一扫描线及存储电容模块的第一端,以用于将数据线上的数据电压提供至数据写入模块的第一端和存储电容模块的第一端;发光模块,发光模块的第一端连接驱动模块的第二端,发光模块第二端连接第二电压源。通过上述方式,本申请的像素电路既保证了高刷新显示功能,又保证了很好的补偿效果。又保证了很好的补偿效果。又保证了很好的补偿效果。

【技术实现步骤摘要】
一种像素电路及其驱动方法、显示面板


[0001]本申请涉及显示面板
,特别是涉及一种像素电路及其驱动方法、显示面板。

技术介绍

[0002]现今,随着显示技术的不断发展,人们对提升屏体刷新率的需求也日益增加,但传统的显示面板中的像素电路通常采用的是7T1C(7个晶体管1个电容)电路,而由于该7T1C电路中的充电电容Cst容值通常是固定的,其充电时间存在限制,因此,在该7T1C电路进行Vdata(数据电压信号)写入补偿时,由于高刷新显示下行时间缩短,存在高频显示补偿不足的问题。

技术实现思路

[0003]本申请主要解决的技术问题是提供一种像素电路及其驱动方法、显示面板,能够解决现有技术中的像素电路在高频显示时,存在补偿不足的问题。
[0004]为解决上述技术问题,本申请采用的一个技术方案是:提供一种像素电路,其中,该像素电路包括:驱动模块,驱动模块的第一端连接第一电压源;存储电容模块,存储电容模块的第一端连接第一电压源,存储电容模块的第二端连接驱动模块的控制端;数据写入模块,数据写入模块的第二端连接驱动模块的第一端,数据写入模块的第三端连接第二扫描线;预写入模块,预写入模块的第一端连接数据线,预写入模块的第二端连接数据写入模块的第一端,预写入模块的第三端连接第一扫描线,预写入模块的第四端连接存储电容模块的第一端,以用于将数据线上的数据电压提供至数据写入模块的第一端和存储电容模块的第一端;发光模块,发光模块的第一端连接驱动模块的第二端,发光模块第二端连接第二电压源。
[0005]其中,预写入模块包括预写入晶体管和预写入电容,预写入晶体管的第一端连接数据线,预写入晶体管的第二端连接预写入电容的第一端和数据写入模块的第一端,预写入晶体管的第三端连接第一扫描线,预写入电容的第二端连接存储电容模块的第一端。
[0006]其中,像素电路还包括补偿模块,补偿模块的第一端连接驱动模块的控制端,补偿模块的第二端连接驱动模块的第二端,补偿模块的第三端连接第二扫描线,用于控制驱动模块的控制端与驱动模块的第二端之间连通。
[0007]其中,补偿模块为双栅晶体管,包括第一补偿晶体管和第二补偿晶体管,第一补偿晶体管的第一端连接驱动模块的控制端,第一补偿晶体管的第二端连接第二补偿晶体管的第一端,第一补偿晶体管的第三端连接第二补偿晶体管的第三端和第二扫描线,第二补偿晶体管的第二端连接驱动模块的第二端。
[0008]其中,像素电路还包括第一初始化模块和第二初始化模块,第一初始化模块的第一端连接驱动模块的控制端,第一初始化模块的第二端连接第二初始化模块的第一端和基准电压线,第一初始化模块的第三端连接第一扫描线,第二初始化模块的第二端连接发光
模块的第一端,第二初始化模块的第三端连接第一扫描线,以用于控制将初始电压写入存储电容模块的第二端和发光模块的第一端。
[0009]其中,第一初始化模块为双栅晶体管,包括第一初始化晶体管和第二初始化晶体管,第一初始化晶体管的第一端连接驱动模块的控制端,第一初始化晶体管的第二端连接第二初始化晶体管的第一端,第一初始化晶体管的第三端连接第二初始化晶体管的第三端和第一扫描线,第二初始化晶体管的第二端连接第二初始化模块的第一端和基准电压线。
[0010]其中,像素电路还包括第一发光控制模块和第二发光控制模块,第一发光控制模块的第一端连接第一电压源,第一发光控制模块的第二端连接驱动模块的第一端,第一发光控制模块的第三端连接发射信号线,以用于控制第一电压源与驱动模块的第一端之间的连通;第二发光控制模块的第一端连接驱动模块的第二端,第二发光控制模块的第二端连接发光模块的第一端,第二发光控制模块的第三端连接发射信号线,以用于控制驱动模块的第二端与发光模块的第一端之间的连通。
[0011]为解决上述技术问题,本申请采用的又一个技术方案是:提供一种像素电路的驱动方法,应用如上所述的像素电路中,其中,该驱动方法包括:在数据写入阶段,控制预写入晶体管导通,以将数据电压传输至数据写入模块的第一端和预写入电容的第一端,预写入电容向存储电容模块的第一端耦合写入数据电压;在阈值补偿阶段,控制数据写入模块和补偿模块导通,对驱动模块的控制端充电,以补偿驱动模块的阈值电压;在显示周期内的发光阶段,控制第一发光控制模块和第二发光控制模块导通,以使驱动模块根据其控制端和第二端的电压驱动发光模块发光。
[0012]其中,在数据写入阶段还包括:控制第一初始化模块和第二初始化模块导通,以将初始电压写入存储电容模块的第二端和发光模块的第一端。
[0013]为解决上述技术问题,本申请采用的又一个技术方案是:提供一种显示面板,其中,该显示面板包括相连接的驱动电路和像素电路;其中,该像素电路为如上任一项所述的像素电路。
[0014]本申请的有益效果是:区别于现有技术,本申请提供的像素电路中的驱动模块的第一端连接第一电压源,存储电容模块的第一端和第二端分别连接第一电压源和驱动模块的控制端,数据写入模块的第二端和第三端分别连接驱动模块的第一端和第二扫描线,而预写入模块的第一端、第二端、第三端及第四端分别连接数据线、数据写入模块的第一端、第一扫描线及存储电容模块的第一端,发光模块的第一端和第二端分别连接驱动模块的第二端和第二电压源,其中,该预写入模块用于将数据线上的数据电压提供至数据写入模块的第一端和存储电容模块的第一端,以将该数据电压的写入和驱动模块阈值电压的补偿阶段分开,从而能够有效提升补偿效果的同时,显著缩短行写入时间,以保证高刷新显示功能。
附图说明
[0015]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,其中:
[0016]图1是本申请像素电路第一实施方式的结构示意图;
[0017]图2是本申请像素电路第二实施方式的结构示意图;
[0018]图3是图2中像素电路的一具体实施例的结构示意图;
[0019]图4是图3中的像素电路的驱动方法所对应的控制信号的时序示意图;
[0020]图5是图3中的像素电路灰阶展开仿真结果的示意图;
[0021]图6是本申请像素电路的驱动方法一实施方式的流程示意图;
[0022]图7是本申请显示面板一实施方式的结构示意图。
具体实施方式
[0023]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0024]本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,所述像素电路包括:驱动模块,所述驱动模块的第一端连接第一电压源;存储电容模块,所述存储电容模块的第一端连接所述第一电压源,所述存储电容模块的第二端连接所述驱动模块的控制端;数据写入模块,所述数据写入模块的第二端连接所述驱动模块的第一端,所述数据写入模块的第三端连接第二扫描线;预写入模块,所述预写入模块的第一端连接数据线,所述预写入模块的第二端连接所述数据写入模块的第一端,所述预写入模块的第三端连接第一扫描线,所述预写入模块的第四端连接所述存储电容模块的第一端,以用于将所述数据线上的数据电压提供至所述数据写入模块的第一端和所述存储电容模块的第一端;发光模块,所述发光模块的第一端连接所述驱动模块的第二端,所述发光模块第二端连接第二电压源。2.根据权利要求1所述的像素电路,其特征在于,所述预写入模块包括预写入晶体管和预写入电容,所述预写入晶体管的第一端连接所述数据线,所述预写入晶体管的第二端连接所述预写入电容的第一端和所述数据写入模块的第一端,所述预写入晶体管的第三端连接所述第一扫描线,所述预写入电容的第二端连接所述存储电容模块的第一端。3.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括补偿模块,所述补偿模块的第一端连接所述驱动模块的控制端,所述补偿模块的第二端连接所述驱动模块的第二端,所述补偿模块的第三端连接所述第二扫描线,用于控制所述驱动模块的控制端与所述驱动模块的第二端之间连通。4.根据权利要求3所述的像素电路,其特征在于,所述补偿模块为双栅晶体管,包括第一补偿晶体管和第二补偿晶体管,所述第一补偿晶体管的第一端连接所述驱动模块的控制端,所述第一补偿晶体管的第二端连接所述第二补偿晶体管的第一端,所述第一补偿晶体管的第三端连接所述第二补偿晶体管的第三端和所述第二扫描线,所述第二补偿晶体管的第二端连接所述驱动模块的第二端。5.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括第一初始化模块和第二初始化模块,所述第一初始化模块的第一端连接所述驱动模块的控制端,所述第一初始化模块的第二端连接所述第二初始化模块的第一端和基准电压线,所述第一初始化模块的第三端连接第一扫描线,所述第二初始化模块的第二端连接所述发光模块的第一端,所述第二初始化...

【专利技术属性】
技术研发人员:郭子栋程芸
申请(专利权)人:云谷固安科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1