基于1553B总线的双冗余热备份时序处理装置制造方法及图纸

技术编号:37982153 阅读:11 留言:0更新日期:2023-06-30 09:57
本发明专利技术提供了一种基于1553B总线的双冗余热备份时序处理装置,包括:冗余DC/DC数字模块,分别给冗余的两个时序处理模块供电;冗余1553B总线接口模块,作为双RT端,用于接收1553B总线上BC端指令并返回相应的状态信息;冗余隔离转换模块,将前级电路的输入信号转换为后级电路可识别的启动信号;冗余时序处理模块采用CPU和FPGA架构设计,烧录有相应的时序处理软件,冗余的时序处理模块默认在初始上电后,一个为主工作模式,另一个为备份状态只监听而不下发命令信息,一旦主设备出现故障,输出的心跳信号异常,则切换至备份设备。从而消除了原时序处理电路存在的II类单点故障单点,提高可靠性和安全性。提高可靠性和安全性。提高可靠性和安全性。

【技术实现步骤摘要】
基于1553B总线的双冗余热备份时序处理装置


[0001]本专利技术涉及通信控制
,具体地,涉及一种基于1553B总线的双冗余热备份时序处理装置。

技术介绍

[0002]时序处理装置是飞行器测量系统的关键单机,是保证测量系统单机产品正常工作的控制源。时序处理装置的主要任务是接收外部输入信号指令,并与控制系统的1553B总线通讯,按照时序约束输出相应的控制信号,因此时序处理装置的安全性和可靠性设计至关重要。
[0003]现有的基于1553B总线的时序处理类装置,设计时根据每个型号的需求进行单独的设计,属于定制化产品,且未充分的考虑冗余设计,存在II类故障单点,其通用性、可靠性有待提升,一旦任意器件出现故障,整机功能异常,严重的还会造成整个系统失效。
[0004]因此,有必要设计一种基于1553B总线的通用化、高可靠性冗余热备份时序处理装置,满足各型号时序处理类装置的需求,彻底消除控制器中存在的II类故障单点,提高控制器的通用化、可靠性和安全性。
[0005]目前没有发现同本专利技术类似技术的说明或报道,也尚未收集到国内外类似的资料。

技术实现思路

[0006]针对现有技术中的缺陷,本专利技术的目的是提供一种基于1553B总线的双冗余热备份时序处理装置。
[0007]第一方面,本申请实施例提供一种基于1553B总线的双冗余热备份时序处理装置,包括:
[0008]冗余DC/DC电源模块、冗余1553B总线接口模块、冗余隔离转换模块、冗余时序处理模块;
[0009]所述冗余DC/DC电源模块,用于分别给冗余的两个时序处理模块供电;
[0010]所述冗余1553B总线接口模块,作为双RT端(远程终端),用于接收1553B总线上BC端(总线控制器端)指令,并返回相应的状态信息;
[0011]所述冗余隔离转换模块,用于将前级电路的输入信号转换为后级电路可识别的启动信号,输出至冗余时序处理模块进行逻辑处理;
[0012]所述冗余时序处理模块,用于在初始上电后,其中一个设备为主工作模式,另一个设备为备份模式,备份模式下只监听而不下发命令信息;当作为主工作模式的设备出现故障时,将备份模式的设备切换为主工作模式。
[0013]可选地,所述冗余DC/DC电源模块的DC/DC选用HSDF28S5F。
[0014]可选地,所述冗余1553B总线接口模块选用B61580S3。
[0015]可选地,所述冗余隔离转换模块的光电耦合器选用GH0631。
[0016]可选地,所述冗余时序处理模块按照所述冗余隔离转换模块发送的启动信号进行逻辑处理,所述逻辑处理过程由DSP(Digital Signal Processing,数字信号处理器)和FPGA(Field

Programmable Gate Array,现场可编程门阵列)控制,其中:
[0017]DSP选用国防科大FT

C6713J/400;
[0018]FPGA选用深圳国微公司的SMQ7K325TFFG900。
[0019]与现有技术相比,本专利技术具有如下的有益效果:
[0020]本申请中通过充分考虑冗余设计,消除目前型号时序处理类装置存在的II类故障单点,提高了单机的可靠性、安全性;同时充分梳理现役测量系统时序处理类单机产品需求,设计通用化的时序处理装置软硬件平台满足各型号使用要求,提高了通用化、产品化程度,提高了航天飞行器测量系统时序处置类装置的可靠性、安全性、通用性,缩短生产周期,提高生产效率。
附图说明
[0021]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。通过阅读参照以下附图对非限制性实施例所作的详细描述,本专利技术的其它特征、目的和优点将会变得更明显:
[0022]图1为本申请的实施例提供的一种基于1553B总线的双冗余热备份时序处理装置的原理框图。
具体实施方式
[0023]为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0024]需要说明的是,当组件被称为“固定于”另一个组件,它可以直接在另一个组件上或者也可以存在居中的组件。当一个组件被认为是“连接”另一个组件,它可以是直接连接到另一个组件或者可能同时存在居中组件。
[0025]除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的
的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
[0026]本专利技术的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本专利技术的实施例,例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于
这些过程、方法、产品或设备固有的其它步骤或单元。
[0027]下面以具体地实施例对本专利技术的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。
[0028]下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
[0029]本申请实施例提供的一种基于1553B总线的双冗余热备份时序处理装置,包括:冗余DC/DC电源模块、冗余1553B总线接口模块、冗余隔离转换模块、冗余时序处理模块;冗余DC/DC电源模块,用于分别给冗余的两个时序处理模块供电;冗余1553B总线接口模块,作为双RT端,用于接收1553B总线上BC端指令,并返回相应的状态信息;冗余隔离转换模块,用于将前级电路的输入信号转换为后级电路可识别的启动信号,输出至冗余时序处理模块进行逻辑处理;冗余时序处理模块,用于在初始上电后,其中一个设备为主工作模式,另一个设备为备份模式,备份模式下只监听而不下发命令信息;当作为主工作模式的设备出现故障时,将备份模式的设备切换为主工作模式。
[0030]示例本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于1553B总线的双冗余热备份时序处理装置,其特征在于,包括:冗余DC/DC电源模块、冗余1553B总线接口模块、冗余隔离转换模块、冗余时序处理模块;所述冗余DC/DC电源模块,用于分别给冗余的两个时序处理模块供电;所述冗余1553B总线接口模块,作为双RT端,用于接收1553B总线上BC端指令,并返回相应的状态信息;所述冗余隔离转换模块,用于将前级电路的输入信号转换为后级电路可识别的启动信号,输出至冗余时序处理模块进行逻辑处理;所述冗余时序处理模块,用于在初始上电后,其中一个设备为主工作模式,另一个设备为备份模式,备份模式下只监听而不下发命令信息;当作为主工作模式的设备出现故障时,将备份模式的设备切换为主工作模式。2.根据权利要求1所述的基于1553B总线的双冗余热备份时序处理装置,其特征在于...

【专利技术属性】
技术研发人员:王祖全臧照祥侯林李景旺孙斯亮魏继栋朱明一
申请(专利权)人:上海航天测控通信研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1