【技术实现步骤摘要】
一种信号采集系统及方法
[0001]本申请涉及信号处理
,更具体地说,涉及一种信号采集系统及方法。
技术介绍
[0002]目前常用的数据采集卡都采用ADC芯片+FPGA芯片的架构方式,整个系统体积较大,设计复杂,稳定性差,若变更采样率和通道数需求,则需要对整个设计方案进行修改。
[0003]UltraScale+RFSoC芯片作为单芯片自适应射频平台,能够提供14位的AD分辨率以及1GSPS
‑
5GSPS的采样率,可支持多路AD数据同步采集,可以很好地解决ADC芯片+FPGA芯片的架构方式的缺陷。然而目前的RFSoC芯片主要用于信号的采集和传输工作,采集到的信号需要回传至上位机进行数据降噪处理,导致整个系统的信号采集效率较低。
技术实现思路
[0004]本申请实施例提供了一种信号采集系统及方法,能够对RFSoC芯片采集的信号进行即时降噪,从而提高系统的信号采集效率。
[0005]有鉴于此,本申请实施例提供了一种信号采集系统,所述信号采集系统包括信号输入模块、RFSoC芯 ...
【技术保护点】
【技术特征摘要】
1.一种信号采集系统,其特征在于,所述信号采集系统包括信号输入模块、RFSoC芯片、降噪模块以及信号输出模块;其中,所述信号输入模块用于获取差分输入信号,并将所述差分输入信号输入至所述RFSoC芯片;所述RFSoC芯片,用于根据所述差分输入信号对应的参数配置对所述差分输入信号进行信号采集,得到采样信号集合,并将所述采样信号集合发送至所述降噪模块;所述降噪模块,用于对所述采样信号集合进行线性累加平均计算和递推累加平均计算,得到降噪信号,并将所述降噪信号输入至所述信号输出模块;所述信号输出模块,用于将所述降噪信号输出至上位机。2.根据权利要求1所述的系统,其特征在于,所述降噪模块具体用于:对所述采样信号集合中的采样信号进行分组,得到多组采样信号;对每组采样信号进行线性累加平均计算,得到每组采样信号对应的线性累加平均结果;对所述每组采样信号的线性累加平均结果进行递推累加平均计算,得到所述采样信号集合对应的递推累加平均结果;根据所述采样信号集合对应的递推累加平均结果得到所述降噪信号。3.根据权利要求1所述的系统,其特征在于,所述RFSoC芯片具体用于:根据所述差分输入信号的类型确定所述差分输入信号对应的采样率和采样次数;根据所述采样率以及采样次数对所述差分输入信号进行采集,得到多个采样信号;根据所述多个采样信号构建采样信号集合。4.根据权利要求1所述的系统,其特征在于,所述信号输入模块具体用于:获取原始输入信号;通过全差分放大器将所述原始输入信号转换为差分输入信号。5.根据权利要求1所述的系统,其特征在于,所述装置还包括时钟模块,所述时钟模块,用于向所述RFSoC芯片提供高频采样时钟信号。6.根据权利要求1所述的系统,其特征在于,...
【专利技术属性】
技术研发人员:黄程程,王顺月,
申请(专利权)人:经纬恒润天津研究开发有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。