一种3个TYPE-C与1个USB-A输出的快充电源充电器制造技术

技术编号:37893188 阅读:8 留言:0更新日期:2023-06-18 11:57
本实用新型专利技术公开了一种3个TYPE

【技术实现步骤摘要】
一种3个TYPE

C与1个USB

A输出的快充电源充电器


[0001]本技术属于电源适配器
,具体是涉及一种3个TYPE

C与1个USB

A输出的快充电源充电器。

技术介绍

[0002]现有的手机充电器,特别是大功率的手机充电器,由于整个充电器的体积不能太大,所以充电器产品的大功率快充输出端口比较少,并且充电协议比较单一,有的是单独的QC2.0或QC3.0协议,有的是单独的PD2.0或PD3.0的协议,由于现在电子产品的种类繁多,且支持的充电协议也各不相同,不同的电子产品需要匹配其对应的充电器,不能满足消费者多种电子产品统一共用,不利于资源的有效利用。

技术实现思路

[0003]本技术目的在于针对上述问题,提供一种3个TYPE

C与1个USB

A输出的快充电源充电器,使得电源适配器实现多接口的大功率输出以及多不同接口类型的快充输出,并且充电器体积大小不会太大,使用更方便。
[0004]本技术是通过以下技术方案实现的:
[0005]一种3个TYPE

C与1个USB

A输出的快充电源充电器,其特征在于:其内部电路包括市电输入及抗雷击电路、EMI滤波及桥式整流滤波电路、功率因数校正电路、半桥准谐振电路、功率变压器、次级同步整流电路、第一PD100W输出电路、第二PD100W输出电路、PD20W输出电路、QC18W输出电路和PFC LLC集成控制电路;所述市电输入及抗雷击电路连接带有EMI滤波电路和整流桥BD1的EMI滤波及桥式整流滤波电路的输入端,所述整流桥BD1的正极输出端连接至功率因数校正电路,整流桥BD1的负极输出端通过电阻R15连接至PFC LLC集成控制电路的芯片U1的CSP脚,所述芯片U1的型号为HR1211;所述功率因数校正电路的正极输出端连接至半桥准谐振电路;所述半桥准谐振电路包括两个MOS管Q3和Q2,MOS管Q3和Q2的栅极分别通过电阻R26、R25连接至芯片U1的HSG、LSG脚;MOS管Q3的漏极与功率因数校正电路的正极输出端连接,MOS管Q3的源极和MOS管Q2的漏极的连接点连接至功率变压器的原边第一绕组的一端,功率变压器的原边第一绕组的另一端通过电容C20连接至保护地PGND,MOS管Q2的源极连接至保护地PGND;所述功率变压器的原边第二绕组的正极端通过二极管D7、电阻R31连接至芯片U1的VCC脚;所述半桥准谐振电路中MOS管Q3的源极和MOS管Q2的漏极的连接点连接至芯片U1的SW脚;所述功率变压器的副边第一绕组和副边第二绕组的连接点连接至次级同步整流电路的正极输出端,副边第一绕组和副边第二绕组的另一端分别连接至次级同步整流电路的MOS管Q4、Q5的漏极;所述次级同步整流电路的双路快速关断智能整流器芯片U3的VG2、VG1脚分别通过电阻R35、R42连接至MOS管Q4、Q5的栅极;MOS管Q4、Q5的源极分别接地;所述芯片U3的型号为MP6924,其VDD端通过整流二极管ZD2连接至次级同步整流电路的正极输出端,次级同步整流电路的负极输出端接地;所述次级同步整流电路的正极输出端分别连接至第一PD100W输出电路、第二PD100W输出电路、PD20W输出电路和
QC18W输出电路的输入端;所述第一PD100W输出电路通过TYPE

C接口输出最高100W充电功率;所述第二PD100W输出电路通过TYPE

C接口输出另一路最高100W充电功率;所述PD20W输出电路通过TYPE

C接口输出最高20W充电功率;所述QC18W输出电路通过USB

A口输出最高18W充电功率。
[0006]进一步的,所述市电输入及抗雷击电路设有过流保护的保险丝F1和抗雷击的压敏电阻ZR1。
[0007]进一步的,所述第一PD100W输出电路、第二PD100W输出电路分别包含升降压功率变换滤波及反馈稳压电路,以及MCU智能识别控制电路,所述MCU智能识别控制电路中包含型号为SW3516的控制芯片。
[0008]进一步的,所述PD20W输出电路和QC18W输出电路共用一个升降压功率变换滤波及反馈稳压电路,以及MCU智能识别控制电路,所述MCU智能识别控制电路中包含型号为SW3516的控制芯片,最后由双通道的MOS功率管Q12分成两路,一路到PD20W输出电路的TYPE

C接口,另一路到QC18W输出电路的USB

A口。
[0009]本技术的有益效果是:本技术的电源适配器采用MPS可编程数字芯片,PFC+LLC高效电源架构,并且采用氮化镓和碳化硅两种第三代半导体材料,大幅提升性能,同时降低能量损耗,使其具备更高频率和更小体积,实现多接口的大功率输出以及多不同接口类型的快充输出等优势,同时充电速度相比传统充电器快5倍以上。
附图说明
[0010]图1为本技术的原理框图。
[0011]图2为本技术的第一部分电路原理图。
[0012]图3为本技术的第二部分电路原理图。
[0013]图4为本技术的第三部分电路原理图。
[0014]图5为本技术的第四部分电路原理图。
[0015]在图中,1、市电输入及抗雷击电路,2、EMI滤波及桥式整流滤波电路,3、功率因数校正电路,4、半桥准谐振电路,5、功率变压器,6、次级同步整流电路,7、第一PD100W输出电路,8、第二PD100W输出电路,9、PD20W输出电路,10、QC18W输出电路,11、PFC LLC集成控制电路。
具体实施方式
[0016]下面结合具体实例及附图来进一步阐述本技术。
[0017]如图1

图5所示,一种3个TYPE

C与1个USB

A输出的快充电源充电器,其内部电路包括市电输入及抗雷击电路1、EMI滤波及桥式整流滤波电路2、功率因数校正电路3、半桥准谐振电路4、功率变压器5、次级同步整流电路6、第一PD100W输出电路7、第二PD100W输出电路8、PD20W输出电路9、QC18W输出电路10和PFC LLC集成控制电路11。
[0018]所述市电输入及抗雷击电路1设有过流保护的保险丝F1和抗雷击的压敏电阻ZR1。
[0019]所述市电输入及抗雷击电路1连接带有EMI滤波电路和整流桥BD1的EMI滤波及桥式整流滤波电路2的输入端,所述整流桥BD1的正极输出端连接至功率因数校正电路3,整流桥BD1的负极输出端通过电阻R15连接至PFC LLC集成控制电路11的芯片U1的CSP脚,所述芯
片U1的型号为HR1211;所述功率因数校正电路3的正极输出端连接至半桥准谐振电路4;所述半桥准谐振电路4包括两个MOS管Q3和Q2,MOS管Q3和Q2的栅极本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种3个TYPE

C与1个USB

A输出的快充电源充电器,其特征在于:其内部电路包括市电输入及抗雷击电路、EMI滤波及桥式整流滤波电路、功率因数校正电路、半桥准谐振电路、功率变压器、次级同步整流电路、第一PD100W输出电路、第二PD100W输出电路、PD20W输出电路、QC18W输出电路和PFC LLC集成控制电路;所述市电输入及抗雷击电路连接带有EMI滤波电路和整流桥BD1的EMI滤波及桥式整流滤波电路的输入端,所述整流桥BD1的正极输出端连接至功率因数校正电路,整流桥BD1的负极输出端通过电阻R15连接至PFC LLC集成控制电路的芯片U1的CSP脚,所述芯片U1的型号为HR1211;所述功率因数校正电路的正极输出端连接至半桥准谐振电路;所述半桥准谐振电路包括两个MOS管Q3和Q2,MOS管Q3和Q2的栅极分别通过电阻R26、R25连接至芯片U1的HSG、LSG脚;MOS管Q3的漏极与功率因数校正电路的正极输出端连接,MOS管Q3的源极和MOS管Q2的漏极的连接点连接至功率变压器的原边第一绕组的一端,功率变压器的原边第一绕组的另一端通过电容C20连接至保护地PGND,MOS管Q2的源极连接至保护地PGND;所述功率变压器的原边第二绕组的正极端通过二极管D7、电阻R31连接至芯片U1的VCC脚;所述半桥准谐振电路中MOS管Q3的源极和MOS管Q2的漏极的连接点连接至芯片U1的SW脚;所述功率变压器的副边第一绕组和副边第二绕组的连接点连接至次级同步整流电路的正极输出端,副边第一绕组和副边第二绕组的另一端分别连接至次级同步整流电路的MOS管Q4、Q5的漏极;所述次级同步整流电路的双路快速关断智能整流器芯片U3的VG2、VG1脚分别通过电阻R35、R42连接至MOS管Q4、Q5的栅极;MOS管Q4、Q5的源极分别接地;所述芯片U3的型号为MP6924,其VDD端通过整流二极管ZD2连接...

【专利技术属性】
技术研发人员:高其玉
申请(专利权)人:东莞市东颂电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1