【技术实现步骤摘要】
存储设备的布线方法、装置、设备、介质和产品
[0001]本申请涉及印制电路板设计领域,特别是涉及一种存储设备的布线方法、装置、设备、介质和产品。
技术介绍
[0002]在对基于源同步时钟总线架构的存储设备进行印制电路板(PCB,Printed Circuit Board)设计时,为了满足信号的时序要求需要对存储设备的相关信号进行“绕等长”的布线设计。
[0003]然而,随着信号速率越来越高,对信号的时序要求也越来越严苛,现有基于物理走线长度等长的布线设计方式,难以满足高速信号的时序要求。
技术实现思路
[0004]本申请实施例的目的是提供一种存储设备的布线方法、装置、设备、介质和产品,可以满足高速信号的时序要求。
[0005]为解决上述技术问题,第一方面,本申请实施例提供一种存储设备的布线方法,所述方法包括:
[0006]获取存储设备中处理器与接收端之间的参考信号线的第一走线路径;
[0007]根据所述第一走线路径对应的处理器时延信息和接收端时延信息、以及所述第一走线路径对应的 ...
【技术保护点】
【技术特征摘要】
1.一种存储设备的布线方法,其特征在于,所述方法包括:获取存储设备中处理器与接收端之间的参考信号线的第一走线路径;根据所述第一走线路径对应的处理器时延信息和接收端时延信息、以及所述第一走线路径对应的各个走线层的时延信息和各个过孔的时延信息,确定所述参考信号线对应的总时延;根据所述参考信号线对应的总时延,确定目标信号线对应的目标时延范围;根据所述目标时延范围,确定所述目标信号线的走线路径。2.根据权利要求1所述的方法,其特征在于,根据所述目标时延范围,确定所述目标信号线的走线路径,包括:根据所述处理器与所述接收端之间的各个走线层的走线空间,确定所述目标信号线的备选走线层组合、以及所述备选走线层组合对应的各个过孔的长度信息;根据所述备选走线层组合对应的各个过孔的长度信息,确定所述备选走线层组合对应的过孔的时延信息;根据所述目标时延范围、所述备选走线层组合中各个走线层的传播延迟、以及所述备选走线层组合对应的处理器时延信息、接收端时延信息和过孔的时延信息,确定所述备选走线层组合中各个走线层对应的走线长度;根据所述备选走线层组合对应的各个过孔的长度信息和各个走线层对应的走线长度,确定所述目标信号线的走线路径。3.根据权利要求2所述的方法,其特征在于,在所述目标信号线的备选走线层组合有多个的情况下,根据所述备选走线层组合对应的各个过孔的长度信息和各个走线层对应的走线长度,确定所述目标信号线的走线路径,包括:根据多个所述备选走线层组合各自对应的各个过孔的长度信息和各个走线层对应的走线长度,确定多个备选走线路径;确定所述多个备选走线路径各自对应的总时延;根据所述参考信号线对应的总时延、以及所述多个备选走线路径各自对应的总时延,从所述多个备选走线路径中,确定所述目标信号线的走线路径。4.根据权利要求1
‑
3任一所述的方法,其特征在于,对于所述第一走线路径对应的每个走线层,所述走线层的时延信息通过以下步骤确定:获取所述走线层的传播延迟;根据所述第...
【专利技术属性】
技术研发人员:李健,李岩,
申请(专利权)人:苏州浪潮智能科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。