像素电路和显示面板制造技术

技术编号:37763423 阅读:12 留言:0更新日期:2023-06-06 13:20
本发明专利技术公开了一种像素电路和显示面板。像素电路包括:时间控制模块和电流优化模块。时间控制模块包括第一数据写入端、第一控制端和时间输出端;时间控制模块用于将时间数据信号写入第一控制端,并响应第一控制端的信号控制时间输出端是否输出第一驱动电流;电流优化模块包括第二数据写入端、第二控制端和电压维持端;第二数据写入端接入维持电压信号,电流优化模块用于将维持电压信号写入电压维持端;第二控制端与第一控制端电连接;电流优化模块串联连接于第一驱动电流的产生通路中,用于延迟第一驱动电流的产生时间,减小第一驱动电流的边沿变化时间。本发明专利技术实施例可以减少发光器件在发光状态与不发光状态之间的转换时间,提升显示效果。显示效果。显示效果。

【技术实现步骤摘要】
像素电路和显示面板


[0001]本专利技术实施例涉及显示
,尤其涉及一种像素电路和显示面板。

技术介绍

[0002]随着显示技术的不断发展,显示面板的应用范围越来越广泛,人们对显示面板的要求也越来越高。尤其是显示面板的显示画质,始终是消费者和面板生产厂商对显示面板的品质衡量的重要指标之一。显示面板中包括发光器件和驱动发光器件的像素电路,像素电路的性能决定了发光器件的发光效果,进而决定了显示面板的显示效果。其中,模拟脉宽调制(PWM)方法驱动的像素电路因其能够控制发光时间而被广泛研究。但该像素电路在控制发光器件在发光状态与不发光状态之间的转换时间较长,会使显示画面出现严重色偏,影响显示效果。

技术实现思路

[0003]本专利技术实施例提供了一种像素电路和显示面板,以减少发光器件在发光状态与不发光状态之间的转换时间,提升显示效果。
[0004]为实现上述技术目的,本专利技术实施例提供了如下技术方案:
[0005]一种像素电路,包括:
[0006]时间控制模块,包括第一数据写入端、第一控制端和时间输出端;所述第一数据写入端接入时间数据信号;所述时间控制模块用于将所述时间数据信号写入所述第一控制端,并响应所述第一控制端的信号控制所述时间输出端是否输出第一驱动电流;
[0007]电流优化模块,包括第二数据写入端、第二控制端和电压维持端;所述第二数据写入端接入维持电压信号,所述电流优化模块用于将所述维持电压信号写入所述电压维持端;所述第二控制端与所述第一控制端电连接;所述电流优化模块串联连接于所述第一驱动电流的产生通路中,用于延迟所述第一驱动电流的产生时间,减小所述第一驱动电流的边沿变化时间。
[0008]可选地,所述电流优化模块包括:
[0009]延迟单元;所述延迟单元的控制端与所述第二控制端电连接,所述延迟单元的第一端与所述电压维持端电连接;所述延迟单元串联连接于所述第一驱动电流的产生通路中;
[0010]写入维持单元;所述写入维持单元的输入端与所述第二数据写入端电连接,所述写入维持单元的输出端与所述电压维持端电连接。
[0011]可选地,所述延迟单元包括:第一晶体管;所述第一晶体管的栅极作为所述延迟单元的控制端,所述第一晶体管的第一极作为所述延迟单元的第一端,所述第一晶体管的第二极作为所述延迟单元的第二端。
[0012]可选地,所述写入维持单元包括:第二晶体管和第一电容;所述第二晶体管的栅极接入第一扫描信号,所述第二晶体管的第一极作为所述写入维持单元的输入端,所述第二
晶体管的第二极作为所述写入维持单元的输出端;所述第一电容的第一端接入参考电压信号,所述第一电容的第二端与所述电压维持端电连接。
[0013]可选地,所述时间控制模块包括:
[0014]第一驱动单元;所述第一驱动单元的控制端作为所述第一控制端;所述第一驱动单元的第一端与第一电源端电连接;所述第一驱动单元的第二端与所述时间输出端电连接;
[0015]所述电流优化模块串联连接于所述第一电源端和所述第一驱动单元的第一端之间,且所述电压维持端与所述第一驱动单元的第一端电连接;或者,所述电流优化模块串联连接于所述第一驱动单元的第二端和所述时间输出端之间,且所述电压维持端与所述第一驱动单元的第二端电连接。
[0016]可选地,所述时间控制模块包括:
[0017]第一驱动单元;所述第一驱动单元的控制端作为所述第一控制端;
[0018]第一发光控制单元;所述第一发光控制单元的控制端接入发光控制信号,所述第一发光控制单元的第一端与第一电源端电连接;所述第一发光控制单元的第二端与所述第一驱动单元的第一端电连接;
[0019]第二发光控制单元;所述第二发光控制单元的控制端接入所述发光控制信号,所述第二发光控制单元的第一端与所述第一驱动单元的第二端电连接,所述第二发光控制单元的第二端与所述时间输出端电连接;
[0020]所述电流优化模块串联连接于所述第一电源端与所述第一发光控制单元的第一端之间,且所述电压维持端与所述第一发光控制单元的第一端连接;
[0021]或者,所述电流优化模块串联连接于所述第一发光控制单元的第二端与所述第一驱动单元的第一端之间,且所述电压维持端与所述第一驱动单元的第一端连接;
[0022]或者,所述电流优化模块串联连接于所述第一驱动单元的第二端与所述第二发光控制单元的第一端之间,且所述电压维持端与所述第一驱动单元的第二端连接;
[0023]或者,所述电流优化模块串联连接于所述第二发光控制单元的第二端与所述时间输出端之间,且所述电压维持端与所述第二发光控制单元的第二端连接。
[0024]可选地,所述像素电路还包括:电流控制模块,包括第三数据写入端、第三控制端和驱动电流输出端;所述第三数据写入端接入幅值数据信号;所述电流控制模块用于将所述幅值数据信号写入所述第三控制端;所述第三控制端与所述时间输出端电连接,所述驱动电流输出端与发光器件电连接;所述电流控制模块用于控制所述驱动电流输出端是否输出第二驱动电流;
[0025]优选地,所述幅值数据信号复用为所述维持电压信号。
[0026]可选地,所述电流控制模块包括:
[0027]第二驱动单元;所述第二驱动单元的控制端作为所述第三控制端,所述第二驱动单元的第一端与第二电源端电连接,所述第二驱动单元的第二端与所述发光器件的第一极电连接;所述发光器件的第二极与第三电源端电连接;
[0028]第一数据写入单元;所述第一数据写入单元的控制端接入第二扫描信号,所述第一数据写入单元的第一端接入幅值数据信号,所述第一数据写入单元的第二端与所述第二驱动单元的控制端电连接;
[0029]第一存储单元;所述第一存储单元的第一端与所述第二电源端电连接,所述第一存储单元的第二端与所述第二驱动单元的控制端电连接。
[0030]可选地,所述电流控制模块包括:
[0031]第二驱动单元;所述第二驱动单元的控制端作为所述第三控制端,所述第二驱动单元的第一端与第二电源端电连接,所述第二驱动单元的第二端与所述发光器件的第一极电连接;所述发光器件的第二极与第三电源端电连接;
[0032]第一初始化单元;所述第一初始化单元的控制端接入第三扫描信号,所述第一初始化单元的第一端接入初始化电压信号,所述第一初始化单元的第二端与所述第二驱动单元的控制端电连接;
[0033]第二数据写入单元;所述第二数据写入单元的控制端接入第四扫描信号,所述第二数据写入单元的第一端接入所述幅值数据信号,所述第二数据写入单元的第二端与所述第二驱动单元的第一端电连接;
[0034]第一补偿单元;所述第一补偿单元的控制端接入所述第四扫描信号,所述第一补偿单元的第一端与所述第二驱动单元的第二端电连接,所述第一补偿单元的第二端与所述第二驱动单元的控制端电连接;
[0035]第三发光控制单元;所述第三发光控制单元的控制端接入发光控制信号,所述第三发光控制单元串联连本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:时间控制模块,包括第一数据写入端、第一控制端和时间输出端;所述第一数据写入端接入时间数据信号;所述时间控制模块用于将所述时间数据信号写入所述第一控制端,并响应所述第一控制端的信号控制所述时间输出端是否输出第一驱动电流;电流优化模块,包括第二数据写入端、第二控制端和电压维持端;所述第二数据写入端接入维持电压信号,所述电流优化模块用于将所述维持电压信号写入所述电压维持端;所述第二控制端与所述第一控制端电连接;所述电流优化模块串联连接于所述第一驱动电流的产生通路中,用于延迟所述第一驱动电流的产生时间,减小所述第一驱动电流的边沿变化时间。2.根据权利要求1所述的像素电路,其特征在于,所述电流优化模块包括:延迟单元;所述延迟单元的控制端与所述第二控制端电连接,所述延迟单元的第一端与所述电压维持端电连接;所述延迟单元串联连接于所述第一驱动电流的产生通路中;写入维持单元;所述写入维持单元的输入端与所述第二数据写入端电连接,所述写入维持单元的输出端与所述电压维持端电连接。3.根据权利要求2所述的像素电路,其特征在于,所述延迟单元包括:第一晶体管;所述第一晶体管的栅极作为所述延迟单元的控制端,所述第一晶体管的第一极作为所述延迟单元的第一端,所述第一晶体管的第二极作为所述延迟单元的第二端。4.根据权利要求2所述的像素电路,其特征在于,所述写入维持单元包括:第二晶体管和第一电容;所述第二晶体管的栅极接入第一扫描信号,所述第二晶体管的第一极作为所述写入维持单元的输入端,所述第二晶体管的第二极作为所述写入维持单元的输出端;所述第一电容的第一端接入参考电压信号,所述第一电容的第二端与所述电压维持端电连接。5.根据权利要求1所述的像素电路,其特征在于,所述时间控制模块包括:第一驱动单元;所述第一驱动单元的控制端作为所述第一控制端;所述第一驱动单元的第一端与第一电源端电连接;所述第一驱动单元的第二端与所述时间输出端电连接;所述电流优化模块串联连接于所述第一电源端和所述第一驱动单元的第一端之间,且所述电压维持端与所述第一驱动单元的第一端电连接;或者,所述电流优化模块串联连接于所述第一驱动单元的第二端和所述时间输出端之间,且所述电压维持端与所述第一驱动单元的第二端电连接。6.根据权利要求1所述的像素电路,其特征在于,所述时间控制模块包括:第一驱动单元;所述第一驱动单元的控制端作为所述第一控制端;第一发光控制单元;所述第一发光控制单元的控制端接入发光控制信号,所述第一发光控制单元的第一端与第一电源端电连接;所述第一发光控制单元的第二端与所述第一驱动单元的第一端电连接;第二发光控制单元;所述第二发光控制单元的控制端接入所述发光控制信号,所述第二发光控制单元的第一端与所述第一驱动单元的第二端电连接,所述第二发光控制单元的第二端与所述时间输出端电连接;所述电流优化模块串联连接于所述第一电源端与所述第一发光控制单元的第一端之间,且所述电压维持端与所述第一发光控制单元的第一端连接;
或者,所述电流优化模块串联连接于所述第一发光控制单元的...

【专利技术属性】
技术研发人员:徐尚君谭文高山宋振莉钱先锐黄飞
申请(专利权)人:成都辰显光电有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1