一种适用于比较器的亚稳态检测电路制造技术

技术编号:37703945 阅读:22 留言:0更新日期:2023-06-01 23:51
本发明专利技术属于模拟集成电路技术领域,具体涉及一种适用于比较器的亚稳态检测电路;包括:第一级检测模块和第二级检测模块;所述第一级检测模块连接第二级检测模块;第一级检测模块根据比较器输出逻辑电平初步检测比较器在第一延时时间后是否出现亚稳态;第二级检测模块根据比较器输出的逻辑电平检测在第二延时时间后比较器是否处于亚稳态,第二级检测模块启动的前提是第一级检测模块检测到比较器出现亚稳态,综合第一级检测模块检测的结果和第二级检测模块检测的结果,得到最终检测结果;本发明专利技术拥有较大的可控延时范围和较高的延时线性度,加上两级检测电路,使得对亚稳态的精度有了更高的保障。有了更高的保障。有了更高的保障。

【技术实现步骤摘要】
一种适用于比较器的亚稳态检测电路


[0001]本专利技术属于模拟集成电路
,具体涉及一种适用于比较器的亚稳态检测电路。

技术介绍

[0002]在模数混合集成电路中,比较器作为关键模块之一,其作用是判断两个输入电压的大小,并在输出端以“1”或“0”表示。比较器的性能包括比较器的速度、输入参考噪声、回踢噪声以及失调,它们限制着整个ADC的采样速度和精度,同时比较器也消耗了SAR ADC的大部分功耗。在一款高性能的SAR ADC中高性能的比较器是十分必要的。比较器的速度随着输入差分电压的减小而变慢,在当输入电压十分接近时,比较器速度极慢,甚至可能会在规定时间内无法给出结果。比较器的亚稳态用于描述比较器因输入差分电压过小在规定时间内比较不出结果的状态。在亚稳态时,比较器的输出结果与给出结果的时间均无法预测,比较器输出会给出一些在逻辑1电平和逻辑0电平中间的电平,不利于后续逻辑电路的工作。例如,在同步时序SAR ADC内,每一位的比较时间都是规定好的,比较亚稳态会导致比较器的输出仍处于复位状态,若再将比较器的输出作为开关的控制信号,就会导致下极板电本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种适用于比较器的亚稳态检测电路,其特征在于,包括:第一级检测模块和第二级检测模块;所述第一级检测模块连接第二级检测模块;所述第一级检测模块根据比较器输出的逻辑电平检测在第一延时时间后比较器是否处于亚稳态,得到第一检测结果;若第一级检测模块检测到亚稳态,则所述第二级检测模块根据比较器输出的逻辑电平检测在第二延时时间后比较器是否处于亚稳态,得到第二检测结果;根据第一检测结果和第二检测结果输出最终检查结果;若第一级检测模块未检测到亚稳态,则第二级检测模块不启动,第一检测结果为最终检测结果。2.根据权利要求1所述的一种适用于比较器的亚稳态检测电路,其特征在于,所述第一级检测模块包括比较器、RS锁存器、第一或非门、第一D触发器和第一延时单元;所述RS锁存器的两个输入端分别连接比较器的两个输出逻辑电平,RS锁存器的两个输出端分别连接第一或非门的两个输入端;所述第一或非门的输出端连接第一D触发器的数据输入端;所述第一延时单元的延时时间为第一延时时间,其输入端连接比较器的时钟信号和RS锁存器的时钟信号,其输出端连接第一D触发器的时钟输入端。3.根据权利要求1所述的一种适用于比较器的亚稳态检测电路,其特征在于,所述第二级检测模块包括第二D触发器、第三D触发器、第二或非门、与门、第二延时单元;所述第二D触发器和所述第三D触发器的数据输入端分别连接比较器的两个输出逻辑电平;第二D触发器和第三D触发器的时钟输入端均连接第一级检测模块的输出信号;第二D触发器和第三D触发器的输出端分别连接第二或非门的两个输入端;所述第二或非门的输出端连接与门的第一输入端;所述第二延时单元的延时时间为第二延时时间,其输入端连接第一级检测模块的输出信号,其输出端连接与门的第二输入端。4.根据权利要求1所述的一...

【专利技术属性】
技术研发人员:唐鹤温仁杰彭析竹雷亚杰
申请(专利权)人:电子科技大学重庆微电子产业技术研究院
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1