数字模拟转换电路和数据驱动器及显示装置制造方法及图纸

技术编号:3770180 阅读:184 留言:0更新日期:2012-04-11 18:40
一种数字模拟转换电路和数据驱动器及显示装置,根据m位的数字数据,从多个参照电压中选择2个参照电压,将多个参照电压分组为第1至第(3S+1)参照电压组,第i参照电压组包括第{3S×(j-1)+i}个参照电压,具有:解码器;和内插放大器,输出内插了2个参照电压的电压电平,解码器具有:第1~第(3S+1)子解码器11-1~11-(3S+1),与第1至第(3S+1)参照电压组对应,根据输入数字信号中高位侧的第1位组的值,从多个参照电压中,分别选择一个参照电压;和(3S+1)输入2输出子解码器,根据输入数字信号中低位侧的第2位组的值,从所选择的(3S+1)个参照电压中,选择并输出2个参照电压。

【技术实现步骤摘要】

本专利技术涉及到一种数字模拟转换电路和数据驱动器及使用该数字 模拟转换电路和数据驱动器的显示装置。
技术介绍
近年来,显示装置中具有薄型、轻便、低耗电特征的液晶显示装置(LCD)得到广泛普及,较多地应用于移动电话(mobile-phone、 cell-phone) 、 PDA (个人数码助理)、笔记本PC等移动设备的显示 器中。但最近以来,液晶显示装置的大画面化及动态图像应用的技术 也得到提高,上述显示装置不仅用于移动设备,而且也可实现放置型 的大画面显示装置、大画面液晶电视。作为这些液晶显示装置,利用 可进行高精细显示的有源矩阵驱动方式的液晶显示装置。首先,参照图17简单说明有源矩阵驱动方式的液晶显示装置的典 型结构。此外,图17中,与液晶显示部的一个像素连接的主要结构通 过等效电路示意。一般情况下,有源矩阵驱动方式的液晶显示装置的显示部960由 半导体基板和相对基板两块基板相对、并在其之间封入液晶而形成, 上述半导体基板(例如在彩色SXGA面板时,1280X3像素列X1024 像素行)中,透明的像素电极964及薄膜晶体管(TFT) 963配置成矩 阵状,上述相对基板在整个面上形成一个透明的电极967。液晶具有电 容性,在像素电极964和电极967之间形成电容965。并且,进一步具 有辅助电容966,用于辅助液晶的电容性。上述液晶显示装置通过扫描信号控制具有开关功能的TFT963导10通/截止,当TFT963导通时,与图像数据信号对应的灰度信号电压施 加到像素电极964,通过各像素电极964和相对基板电极967之间的电 位差,液晶的透过率发生变化,在TFT963截止后,也通过液晶电容 965和辅助电容966在一定时间内保持该电位差,从而显示图像。在半导体基板上,传输向各像素电极964施加的多个电平电压(灰 度信号电压)的数据线962、及传输扫描信号的扫描线961布线成格子 状(在是上述彩色SXGA面板的情况下,数据线为1280X3根,扫描 线1024根),扫描线961及数据线962通过在彼此的交叉部上产生的 电容及夹持在相对基板电极之间的液晶电容等,变为较大的电容性负 荷。此外,扫描信号从栅极驱动器970提供到扫描线961,并且对各 像素电极964的灰度信号电压的供给是从数据驱动器980经由数据线 962进行。并且栅极驱动器970及数据驱动器980由显示控制器950控 制,所需的时钟CLK、控制信号等由显示控制器950提供,图像数据 提供到数据驱动器980。目前,图像数据的主流是数字数据。电源电路 940向栅极驱动器970、数据驱动器980提供驱动电源。1个画面的数据的重写以1帧为期间(1/60秒)进行,通过各扫 描线按照1个像素行(每行)依次选择,在选择期间内,从各数据线 提供灰度信号电压。栅极驱动器970只要至少提供2值的扫描信号即可,与之相对, 数据驱动器980需要以和灰度数对应的多值电平的灰度信号电压来驱 动数据线。因此,数据驱动器980包括将图像数据变换为灰度信号 电压的解码器;和数字模拟转换电路(DAC),包括将该灰度信号电 压放大输出到数据线962的运算放大器。在移动电话终端、笔记本PC、监视器、液晶TV等中,越来越高画质化(多色化)。至少需要RGB各6位的图像数据(26万色),进 一步需要8位图像数据(1680万色)以上。因此,输出和多位图像数据对应的灰度信号电压的数据驱动器要 求进行多灰度电压输出的同时,与灰度对应的非常高精度的电压输出。 对应于多灰度化,增大产生的参照电压(基准电压)的数量时,会增 大参照电压产生电路的元件数量、参照电压布线数量,并增大选择与 输入图像信号对应的参照电压的解码电路的开关晶体管元件数量。艮P,多灰度化(8 10位以上)的进展导致解码电路的面积增加, 并导致驱动器的成本增加。多位DAC的面积取决于解码器结构。利用内插技术(内插放大器)减少参照电压的数量、及解码器结 构中的开关晶体管数量的技术为世人所知。作为其现有技术,例如在 专利文献1 (日本专利特开2000-183747号公报)中,公开了图18所 示结构的DAC (专利文献1的图1)。参照图18,相对于从放大器117 输出的电压电平数量,基准电压产生电路118输出相隔2个电平的 1/2+1个参照电压(基准电压),选择电路(解码器)116从由基准电 压产生电路118输出的参照电压(基准电压)中,根据数字数据选择2 个电压,2输入的内插放大器117输出使输入的2个电压以1比1内插 的电压。选择电路(解码器)116从输入数字数据的高位位(MSB: Bit5)向低位(LSB: BitO)依次选择。选择电路(解码器)116中的 开关数量如图20 (A)所示,在输入数字数据为6位时是74,在8位 时是270,在10位时是1042。并且,专利文献2 (日本专利特开2001-034234号公报)中公开了 利用内插技术减少参照电压数量及开关晶体管数量的技术。图19是表 示专利文献2公开的数据驱动器的数字模拟转换电路的选择电路的结 构的图(专利文献2的图10)。该结构使用了 2输入的输出放大电路 (内插放大器)。向内插放大器输入0UT1 (Vn) 、 0UT2 (Vn + 2),输出将2个输入以1: l内分的电压。将输入8位分割为6位和2位,对6位信号进行解码的解码器使用竞争(Tournament)方式的解码器(竞 争1、 2、 3)。在8位的显示数据中,将6位(D0P、 D0N、 D1P、 D1N、 D2P、 D2N、 D3P、 D3N、 D4P、 D4N、 D5P、 D5N)的输入灰度分割为 以下三个块(A、 B、 C)。将V (0) 、 V (8)、…、V (0+8n)、…、V (248) 、 V (256)通过竞争1进行解码。将V (2) 、 V (6) 、 V (2 + 4n)、…、V (250) 、 V (254)通过竞争2进行解码。将V (4)、V (4 + 8n)、…、V (252)通过竞争3进行解码。竞争1、竞争2及竞争3构成6位输入的第1解码器。第1解码 器的输出VA、 VB、 VC通过以D0N、 DOP为切换信号的选择电路输入 到2位(D6P、 D6N、 D7P、 D7N)的第2解码器,获得2个输出0UT1 (Vn) 、 OUT2 (Vn + 2)。此外,D0N、 DOP输入到第1解码器和第 2解码器两者中。选择电路从竞争l、 2、 3的各输出VA、 VB、 VC中 选择一个输出,输入到第2解码器。第2解码器的2个输出OUTl(Vn)、 OUT2(Vn + 2)输入到未图示的2输入的输出放大电路(内插放大器)。 该电路使用内插放大器,使参照电压(灰度电压)的数量成为约1/2。 解码器从输出数量的1/2+1个的参照电压中,根据数字数据选择并输出 2个电压。从低位向高位依次选择。为了进一步减少灰度线数量,专利文献3 (日本专利特开 2006-174180号公报(图7、图8)中公开了图21所示的结构。内插放 大器输出Vout={V (Tl) +V (T2) }/2。参照图21,选择输入到差动 放大器400的端子T1、 T2的2个电压的单元包括电阻串,从各抽头 输出n个模拟电压Vl、 本文档来自技高网...

【技术保护点】
一种数字模拟转换电路,从包括彼此不同的多个参照电压在内的参照电压集中,根据输入数字信号选择第1及第2电压,并输出内插了上述第1及第2电压的电压电平,其特征在于, 将上述参照电压集的参照电压分组为第1至第(3S+1)参照电压组,其中S是 1或2的幂乘的整数:1、2、4、…, 第i参照电压组包括第{(3S)×(j-1)+i}个参照电压,其中i是1~(3S+1),j=1、2、…、h,h为预定的整数, 上述数字模拟转换电路具有:解码器;和 内插电路,输入由上述解 码器选择的上述第1及第2电压,生成以预定的内插比内插了上述第1及第2电压的电压电平, 上述解码器包括:第1至第(3S+1)子解码器,与上述第1至第(3S+1)参照电压组分别对应地设置,能够根据上述输入数字信号中第1位组的值,分别从对应 的参照电压组的多个参照电压中选择参照电压;和 (3S+1)输入2输出型的子解码器,从由上述第1至第(3S+1)子解码器选择的参照电压中,根据上述输入数字信号中第2位组的值,选择上述第1及第2电压,其中上述第1、第2电压也可以重复。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:土弘
申请(专利权)人:恩益禧电子股份有限公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利