显示驱动电路的驱动方法、显示驱动电路和显示面板技术

技术编号:37679301 阅读:38 留言:0更新日期:2023-05-26 04:46
本申请公开了一种显示驱动电路的驱动方法、显示驱动电路和显示面板,所述驱动方法包括步骤:时钟电压调整电路接收第一时钟信号并生成第二时钟信号,第一驱动单元接收第二时钟信号生成第一栅极驱动信号以输出至对应的扫描线;第二驱动单元接收第三时钟信号生成第二栅极驱动信号以输出至对应的扫描线;第二时钟信号的高电平电压与第三时钟信号的高电平电压不同,第一栅极驱动信号的波形与第二栅极驱动信号的波形不同。本申请在一个驱动单元组中设置一个时钟电压调整电路,对其中一个驱动单元的原始时钟信号的高电平电压进行改变,使得的两个驱动单元生成的栅极驱动信号不同,对应扫描线存在不同的充电率,产生不同显示效果,优化画面边缘的锯齿感。优化画面边缘的锯齿感。优化画面边缘的锯齿感。

【技术实现步骤摘要】
显示驱动电路的驱动方法、显示驱动电路和显示面板


[0001]本申请涉及显示
,尤其涉及一种显示驱动电路的驱动方法、显示驱动电路和显示面板。

技术介绍

[0002]在大尺寸和高刷新率的显示面板开发过程中,双线栅极技术(Dual Line Gate,DLG)受到关注,DLG技术原理为面板行驱动电路(Gate Driver less,GDL)同时打开两行扫描线,两行输入同一栅极驱动信号,此模式下,相当于竖向显示的像素数减少一半,在不改变原有硬件和芯片算力的前提下,可达到刷新率翻倍的效果,如一台分辨率为3840*2160,刷新率为120Hz的显示器,开启DLG模式后,分辨率变为3840*1080,刷新率变为240Hz,从而实现高刷新率效果。
[0003]DLG模式的弊端在于,竖向的分辨率减半后,显示原分辨率的图案时,画面清晰度下降,曲线边缘处的锯齿感较为明显,显示效果不理想。

技术实现思路

[0004]本申请的目的是提供一种显示驱动电路的驱动方法、显示驱动电路和显示面板,旨在解决显示面板的DLG模式画面清晰度低,曲线边缘处本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种显示驱动电路的驱动方法,所述显示驱动电路包括多个级联的驱动单元组,每个所述驱动单元组至少包括第一驱动单元和第二驱动单元,对应每个所述驱动单元组至少设置一个时钟电压调整电路,所述时钟电压调整电路与所述第一驱动单元的输入端连接,其特征在于,所述驱动方法包括步骤:所述时钟电压调整电路接收第一时钟信号并生成第二时钟信号,所述第一驱动单元接收第二时钟信号生成第一栅极驱动信号以输出至对应的扫描线;以及所述第二驱动单元接收第三时钟信号生成第二栅极驱动信号以输出至对应的扫描线;其中,所述第一时钟信号的波形和所述第三时钟信号的波形相同,所述第二时钟信号的高电平电压与所述第三时钟信号的高电平电压不同,所述第一栅极驱动信号的波形与所述第二栅极驱动信号的波形不同。2.如权利要求1所述的驱动方法,其特征在于,对应每个所述驱动单元组至少设置两个时钟电压调整电路,两个时钟电压调整电路分别为第一时钟电压调整电路和第二时钟电压调整电路,所述第一时钟电压调整电路与所述第一驱动单元的输入端连接,所述第二时钟电压调整电路与所述第二驱动单元的输入端连接,所述时钟电压调整电路接收第一时钟信号并生成第二时钟信号,所述第一驱动单元接收第二时钟信号生成第一栅极驱动信号以输出至对应的扫描线的步骤包括:所述第一时钟电压调整电路接收第一时钟信号并生成第二时钟信号,所述第一驱动单元接收第二时钟信号生成第一栅极驱动信号以输出至对应的扫描线;所述第二驱动单元接收第三时钟信号生成第二栅极驱动信号以输出至对应的扫描线的步骤包括:所述第二时钟电压调整电路接收第三时钟信号并生成第四时钟信号,所述第二驱动单元接收第四时钟信号生成第三栅极驱动信号以输出至对应的扫描线;其中,所述第二栅极驱动信号的波形与所述第三栅极驱动信号的波形不同。3.如权利要求2所述的驱动方法,其特征在于,任意相邻的两个驱动单元组中,靠近数据线的输入端的一个驱动单元组中的第二时钟信号的高电平电压小于远离数据线的输入端的一个驱动单元组中的第二时钟信号的高电平电压,靠近数据线的输入端的一个驱动单元组中的第四时钟信号的高电平电压小于远离数据线的输入端的一个驱动单元组中的第四时钟信号的高电平电压。4.如权利要求1所述的驱动方法,其特征在于,所述时钟电压调整电路包括第一下拉模块和第二下拉模块,所述第一下拉模块的下拉电压值大于所述第二下拉模块的下拉电压值,所述时钟电压调整电路接收第一时钟信号并生成第二时钟信号,所述第一驱动单元接收第二时钟信号生成第一栅极驱动信号以输出至对应的扫描线的步骤还包括:检测当前帧刷新率,并获取下一帧刷新率,计算当前帧刷新率和下一帧刷新率的差值;将差值分别与第一预设值和第二预设值进行比较,当所述差值小于第一预设值时,不启动所述时钟电压调整电路;当所述差值大于第一预设值且小于第二预设值时,启动所述时钟电压调整电路,并使用第一下拉模块的下拉电压对时钟信号电压进行下拉以生成第二时钟信号;当所述差值大于第二预设值时,启动所述下时钟电压调整电路,并使用第二下拉模块的下拉电压对时钟信号电压进行下拉以生成第二时钟信号;以及所述第一驱动单元接收第二时钟信号生...

【专利技术属性】
技术研发人员:廖凯袁海江
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1