一种多分割通道解码跟踪装置及显示终端制造方法及图纸

技术编号:37634922 阅读:12 留言:0更新日期:2023-05-20 08:55
本发明专利技术提供一种多分割通道解码跟踪装置,包括:数据采样单元、同步检测单元、控制信号产生单元、复位产生单元、通道跟踪计数单元、通道预判单元以及通道判决输出单元,通过各个单元之间的协同作用可完成画面的多分割显示。该装置能支持单端口多通道的传输方式,提高ITU数据传输端口的利用率,以硬件的方式实时对端口输入ITU信号进行通道解码跟踪,解决了ITU接收端与输入端多通道传输时信号通道的同步问题,降低了多通道显示对软件的资源需求,提高了多个摄像头输入分割显示通道解码跟踪的效率,使得实时多分割画面显示更准确稳定。得实时多分割画面显示更准确稳定。得实时多分割画面显示更准确稳定。

【技术实现步骤摘要】
一种多分割通道解码跟踪装置及显示终端


[0001]本专利技术涉及数字图像处理
,尤其涉及一种多分割通道解码跟踪装置及显示终端。

技术介绍

[0002]在汽车驾驶辅助驾驶以及摄像监控等领域中,为了方便使用人员更清楚统一地把控实时情况,需要将多个摄像头输入的摄像画面显示在同一个终端上,实现两分割、四分割、六分割等画面同步显示,多画面摄像显示的应用越来越广泛。
[0003]目前的技术方案中,前端摄像接收多为AHD输入,ITU656/601输出,后端再将多通道输入的ITU656/601信号融合后同步显示到一个终端上。传统的方案是每一组输入端口对应传输一个通道摄像输入的ITU656/601信号,若要支持多个通道同时摄像显示两分割、四分割、六分割的画面,则需要多组ITU656/601信号端口才能实现融合,支持通道越多则需要的引脚越多,这在芯片管脚封装以及PCB布线上都会带来极大的不便与代价,甚至可能需要多芯片才可能实现融合分割显示的功能。基于更进一步的要求,一组ITU656端口传输多个通道的方案被提出,即一端口多通道传输的方式,现有方法通常是根据通道数量预设一个低速时钟对输入的ITU656数据直接进行降采样解码,再由软件判断图像的通道信息,决定将其分割显示在屏幕上选定的位置,软件判断带来的问题就是响应速度较慢,甚至包括每个ITU接收芯片上电后,屏显正确出图的时间长、甚至可能造成图像显示位置错乱。
[0004]在低成本的单显示芯片的小系统上实现高效的图像旋转操作是当前亟待解决的问题。

技术实现思路
r/>[0005]有鉴于此,本专利技术所要解决的技术问题是提供一种多分割通道解码跟踪装置及显示终端用于解决现有技术的不足。
[0006]为达到上述目的,本专利技术采用如下技术方案:
[0007]本专利技术实施例提供了一种多分割通道解码跟踪装置,包括:数据采样单元、同步检测单元、控制信号产生单元、复位产生单元、通道跟踪计数单元、通道预判单元以及通道判决输出单元;
[0008]所述数据采样单元用于根据输入时钟的跳变沿对输入的ITU656数据进行采样得到采样数据;所述跳变沿包括上升沿和下降沿;
[0009]所述同步检测单元用于根据通道跟踪计数单元的跟踪计数值将采样数据存入预设的通道缓存中,还用于根据同步时基信息控制是否产生同步信号;
[0010]所述控制信号产生单元用于根据输入信号的通道数及单双沿模式产生同步解码跟踪的控制信号;还用于产生主计数使能信号以及主判断使能信号;
[0011]所述复位产生单元用于根据同步检测单元输出的同步信号、控制信号产生单元产生的控制信号以及通道跟踪计数单元的跟踪计数值产生的计数值产生通道跟踪计数的复
位信号;
[0012]所述通道跟踪计数单元用于产生跟踪计数值使得解码出的通道信息与前端输出的通道信息完全同步;
[0013]所述通道预判单元用于根据通道跟踪计数单元的跟踪计数值,进行通道数据预判断,根据跟踪计数值将ITU656输入的数据分别放到不同的通道存储;
[0014]所述通道判决输出单元用于根据控制信号产生单元产生的控制信号输出对应的多分割通道解码跟踪信号。
[0015]进一步地,所述数据采样单元包括:正沿数据采样单元和负沿数据采样单元;所述正沿数据采样单元负责接收ITU656数据,用输入时钟的上升沿对输入通道数据进行采样得到数据序列itu_data0,itu_data1;所述负沿数据采样单元接收ITU656数据,用输入时钟的下降沿对输入通道数据进行采样,得到数据序列n_itu_data0,n_itu_data1。
[0016]进一步地,所述同步检测单元包括正沿同步检测单元和负沿同步检测单元;
[0017]所述正沿同步检测单元负责接收itu_data0,并根据正沿通道跟踪计数单元的跟踪计数值,将itu_data0存入预选的通道缓存中,得到预选的多级数据缓存ch_d0,ch_d1,ch_d2,ch_d3;正沿同步检测单元获取同步时基信息,当数据缓存ch_d1,ch_d2,ch_d3等于同步时基信息时,则判定为检测到了同步信号syn_det;
[0018]所述负沿同步检测单元负责接收n_itu_data0,并根据负沿通道跟踪计数单元的跟踪计数值,将n_itu_data0存入预选的通道缓存中,得到预选的多级数据缓存n_ch_d0,n_ch_d1,n_ch_d2,n_ch_d3,负沿同步检测单元获取同步时基信息,当数据缓存n_ch_d1,n_ch_d2,n_ch_d3等于时基信息时,则判定为检测到了同步信号n_syn_det。
[0019]进一步地,所述控制信号产生单元包括正沿控制信号产生单元和负沿控制信号产生单元;
[0020]所述正沿控制信号产生单元负责产生正沿主计数使能信号p_en以及正沿主判断使能信号p_judge_en,当系统上电时,p_en默认为1,p_judge_en默认为0;当收到正沿同步复位信号后产生正沿主计数使能信号为1;当收到负沿同步复位信号后产生正沿主计数使能信号为0;当收到负沿同步复位信号的下一周期,正沿主判断使能信号p_judge_en等于负沿主判断使能信号n_judge_en;
[0021]所述负沿控制信号产生单元负责产生负沿主计数使能信号n_en以及负沿主判断使能信号n_judge_en,当系统上电时,n_en默认为0,n_judge_en默认为0;当收到负沿同步复位信号后产生负沿主计数使能信号为1;当收到正沿同步复位信号后产生负沿主计数使能信号为0;当收到正沿同步复位信号的下一周期,负沿主判断使能信号n_judge_en等于正沿主判断使能信号p_judge_en。
[0022]进一步地,所述控制信号产生单元,根据输入信号的双沿模式、双通道模式、四通道模式来产生对应的同步解码跟踪的控制信号,当双沿模式为0,四通道模式为1时,输出控制单沿四通道有效;当双沿模式为1,四通道模式为1时,输出控制双沿四通道有效;当双沿模式为0,双通道模式为1,输出控制单沿双通道有效;当双沿模式为1,双通道模式为1时,输出控制双沿双通道有效;其它则输出控制单沿单通道有效。
[0023]进一步地,所述复位产生单元包括正沿复位产生单元和负沿复位产生单元;
[0024]所述正沿复位产生单元用于接收正沿同步检测单元输出的同步信号syn_det,正
沿控制信号产生单元产生的控制信号以及正沿通道跟踪计数单元产生的正沿计数值counter_p,产生正沿通道跟踪计数的复位信号;当为单沿四通道模式时,且counter_p等于3,syn_det等于1,数据缓存ch_d0不等于预设的通道识别码chid_set,则产生正沿计数器预复位信号counter_p_syn;当为双沿四通道模式时,且counter_p等于2,syn_det等于1,数据缓存ch_d0不等于预设的通道识别码chid_set,则产生正沿计数器预复位信号counter_p_syn;当为单沿双通道模式时,且counter_p本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种多分割通道解码跟踪装置,其特征在于,包括:数据采样单元、同步检测单元、控制信号产生单元、复位产生单元、通道跟踪计数单元、通道预判单元以及通道判决输出单元;所述数据采样单元用于根据输入时钟的跳变沿对输入的ITU656数据进行采样得到采样数据;所述跳变沿包括上升沿和下降沿;所述同步检测单元用于根据通道跟踪计数单元的跟踪计数值将采样数据存入预设的通道缓存中,还用于根据同步时基信息控制是否产生同步信号;所述控制信号产生单元用于根据输入信号的通道数及单双沿模式产生同步解码跟踪的控制信号;还用于产生主计数使能信号以及主判断使能信号;所述复位产生单元用于根据同步检测单元输出的同步信号、控制信号产生单元产生的控制信号以及通道跟踪计数单元的跟踪计数值产生的计数值产生通道跟踪计数的复位信号;所述通道跟踪计数单元用于产生跟踪计数值使得解码出的通道信息与前端输出的通道信息完全同步;所述通道预判单元用于根据通道跟踪计数单元的跟踪计数值,进行通道数据预判断,根据跟踪计数值将ITU656输入的数据分别放到不同的通道存储;所述通道判决输出单元用于根据控制信号产生单元产生的控制信号输出对应的多分割通道解码跟踪信号。2.根据权利要求1所述的多分割通道解码跟踪装置,其特征在于,所述数据采样单元包括:正沿数据采样单元和负沿数据采样单元;所述正沿数据采样单元负责接收ITU656数据,用输入时钟的上升沿对输入通道数据进行采样得到数据序列itu_data0,itu_data1;所述负沿数据采样单元接收ITU656数据,用输入时钟的下降沿对输入通道数据进行采样,得到数据序列n_itu_data0,n_itu_data1。3.根据权利要求1所述的多分割通道解码跟踪装置,其特征在于,所述同步检测单元包括正沿同步检测单元和负沿同步检测单元;所述正沿同步检测单元负责接收itu_data0,并根据正沿通道跟踪计数单元的跟踪计数值,将itu_data0存入预选的通道缓存中,得到预选的多级数据缓存ch_d0,ch_d1,ch_d2,ch_d3;正沿同步检测单元获取同步时基信息,当数据缓存ch_d1,ch_d2,ch_d3等于同步时基信息时,则判定为检测到了同步信号syn_det;所述负沿同步检测单元负责接收n_itu_data0,并根据负沿通道跟踪计数单元的跟踪计数值,将n_itu_data0存入预选的通道缓存中,得到预选的多级数据缓存n_ch_d0,n_ch_d1,n_ch_d2,n_ch_d3,负沿同步检测单元获取同步时基信息,当数据缓存n_ch_d1,n_ch_d2,n_ch_d3等于时基信息时,则判定为检测到了同步信号n_syn_det。4.根据权利要求1所述的多分割通道解码跟踪装置,其特征在于,所述控制信号产生单元包括正沿控制信号产生单元和负沿控制信号产生单元;所述正沿控制信号产生单元负责产生正沿主计数使能信号p_en以及正沿主判断使能信号p_judge_en,当系统上电时,p_en默认为1,p_judge_en默认为0;当收到正沿同步复位信号后产生正沿主计数使能信号为1;当收到负沿同步复位信号后产生正沿主计数使能信号为0;当收到负沿同步复位信号的下一周期,正沿主判断使能信号p_judge_en等于负沿主
判断使能信号n_judge_en;所述负沿控制信号产生单元负责产生负沿主计数使能信号n_en以及负沿主判断使能信号n_judge_en,当系统上电时,n_en默认为0,n_judge_en默认为0;当收到负沿同步复位信号后产生负沿主计数使能信号为1;当收到正沿同步复位信号后产生负沿主计数使能信号为0;当收到正沿同步复位信号的下一周期,负沿主判断使能信号n_judge_en等于正沿主判断使能信号p_judge_en。5.根据权利要求1所述的多分割通道解码跟踪装置,其特征在于,所述控制信号产生单元,根据输入信号的双沿模式、双通道模式、四通道模式来产生对应的同步解码跟踪的控制信号,当双沿模式为0,四通道模式为1时,输出控制单沿四通道有效;当双沿模式为1,四通道模式为1时,输出控制双沿四通道有效;当双沿模式为0,双通道模式为1,输出控制单沿双通道有效;当双沿模式为1,双通道模式为1时,输出控制双沿双通道有效;其它则输出控制单沿单通道有效。6.根据权利要求1所述的多分割通道解码跟踪装置,其特征在于,所述复位产生单元包括正沿复位产生单元和负沿复位产生单元;所述正沿复位产生单元用于接收正沿同步检测单元输出的同步信号syn_det,正沿控制信号产生单元产生的控制信号以及正沿通道跟踪计数单元产生的正沿计数值counter_p,产生正沿通道跟踪计数的复位信号;当为单沿四通道模式时,且counter_p等于3,syn_det等于1,数据缓存ch_d0不等于预设的通道识别码chid_set,则产生正沿计数器预复位信号counter_p_syn;当为双沿四通道模式时,且counter_p等于2,syn_det等于1,数据缓存ch_d0不等于预设的通道识别码chid_set,则产生正沿计数器预复位信号counter_p_syn;当为单沿双通道模式时,且counter_p等于1,syn_det等于1,数据缓存ch_d0不等于预设的通道识别码chid_set,则产生正沿计数器预复位信号counter_p_syn;当为双沿双通道模式时,且counter_p等于0,且syn_det等于1,数据缓存ch_d0不等...

【专利技术属性】
技术研发人员:袁扬智刘俊秀
申请(专利权)人:深圳开阳电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1