数字滤波装置制造方法及图纸

技术编号:37578857 阅读:31 留言:0更新日期:2023-05-15 07:54
本发明专利技术公开了一种数字滤波装置,包括:CIC滤波器和FIR滤波器;CIC滤波器包括:自减计数器、第一降采样信号产生电路、第二降采样信号产生电路、多级级联的滤波模块,FIR滤波器包括:第三降采样信号产生电路、M个加法器、加权系数产生电路和滤波电路。根据本发明专利技术实施例的数字滤波装置,可作为数字信号处理算法电路中的一种数字硬件实现;数字滤波装置具有可以配置实现数字抽取滤波降采样下变频算法的数字信号处理、实现CIC数字滤波算法和有符号数的FIR数字滤波算法的数据处理的IP模块;可集成于通信或半导体集成电路中,具有功耗低、通用性强、占用面积小、实时性、精准性、节约成本等。节约成本等。节约成本等。

【技术实现步骤摘要】
数字滤波装置


[0001]本专利技术是关于数字滤波的
,特别是关于一种数字滤波装置。

技术介绍

[0002]在一些数字信号处理领域,特别是数字音频、视频、无线通信领域的数字系统中,常常需要用到对数字信号进行处理的滤波器。且随着无线智能通信、信息多元化、以及语音、图像、自动控制、雷达、军事、航空航天、医疗和智能家电产品应用以及集成技术的发展,无线通信技术以及无线传输控制家居等技术发展,对于数字信号处理的实时性、快速性的要求越来越高,现有的滤波器以无法满足要求。
[0003]公开于该
技术介绍
部分的信息仅仅旨在增加对本专利技术的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。

技术实现思路

[0004]本专利技术的目的在于提供一种数字滤波装置,其能够对数字信号处理具有稳定性高、精度准确、设计灵活、实现方便等特点。
[0005]为实现上述目的,本专利技术的实施例提供了一种数字滤波装置,包括:CIC滤波器和FIR滤波器;所述CIC滤波器包括:自减计数器,用于基于时钟本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种数字滤波装置,其特征在于,包括:CIC滤波器和FIR滤波器;所述CIC滤波器包括:自减计数器,用于基于时钟信号输出计数值;第一降采样信号产生电路,基于计数值输出第一降采样信号;第二降采样信号产生电路,基于计数值输出第二降采样信号;多级级联的滤波模块,第一级滤波模块用于基于第一降采样信号对输入信号进行滤波处理而输出滤波信号,后一级滤波模块用于基于第一降采样信号和第二降采样信号对前一级滤波模块输出的滤波信号进行再次滤波处理而输出对应的滤波信号;所述FIR滤波器包括:第三降采样信号产生电路,包括N个级联的D触发器,N为大于或等于2的自然数,第一级D触发器用于基于时钟信号对输入信号进行处理而输出抽头系数,后一级的D触发器用于基于时钟信号对前一级D触发器输出的抽头系数进行再次处理而输出对应的抽头系数;M个加法器,用于将对称的两个D触发器输出的抽头系数进行求和逻辑运算以输出对应的逻辑信号,M为等于N/2的整数部分;加权系数产生电路,用于基于部分逻辑信号输出加权系数;滤波电路,用于基于加权系数和部分抽头系数进行滤波而输出滤波信号。2.如权利要求1所述的数字滤波装置,其特征在于,所述第一降采样信号产生电路包括第一非门、第一或非门、第二或非门、第三或非门、第四或非门、第五或非门、第一或门、第二或门、第一与门、第二与门、第三与门、第四与门、第五与门和第六与门;所述第一非门的输入端用于接收计数值,所述第一与门的第一输入端与第一非门的输出端相连;所述第一或非门的第一输入端和第二输入端用于接收计数值,所述第二与门的第一输入端与第一或非门的输出端相连;所述第二或非门的第一输入端、第二输入端和第三输入端用于接收计数值,所述第三与门的第一输入端与第二或非门的输出端相连;所述第三或非门的第一输入端、第二输入端、第三输入端和第四输入端用于接收计数值,所述第四与门的第一输入端与第三或非门的输出端相连;所述第四或非门的第一输入端、第二输入端、第三输入端、第四输入端和第五输入端用于接收计数值,所述第五与门的第一输入端与第四或非门的输出端相连;所述第一或门的第一输入端、第二输入端和第三输入端用于接收计数值,所述第二或门的第一输入端、第二输入端和第三输入端用于接收计数值,所述第五或非门的第一输入端与第一或门的输出端相连,所述第五或非门的第二输入端与第二或门的输出端相连,所述第六与门的第一输入端与第五或非门的输出端相连;所述第一与门的第二输入端、第二与门的第二输入端、第三与门的第二输入端、第四与门的第二输入端、第五与门的第二输入端和第六与门的第二输入端用于接收使能信号;所述第一与门的输出端、第二与门的输出端、第三与门的输出端、第四与门的输出端、第五与门的输出端和第六与门的输出端用于输出第一降采样信号。3.如权利要求1所述的数字滤波装置,其特征在于,所述第二降采样信号产生电路包括第七与门、第八与门、第九与门、第十与门、第十一与门、第十二与门、第十三与门、第十四与门、第十五与门、第十六与门、第十七与门、第十八与门、第十九与门、第二十与门、第二非门、第三非门、第四非门、第五非门、第六非门、第七非门、第八非门和第九非门;所述第九与门的第三输入端与第二非门的输出端相连,所述第十一与门的第三输入端
与第三非门的输出端相连,所述第十三与门的第四输入端与第四非门的输出端相连,所述第十三与门的第五输入端与第五非门的输出端相连,所述第十六与门的第一输入端与第六非门的输出端相连,所述第十九与门的第一输入端与第七非门的输入端相连,所述第十九与门的第二输入端与第八非门的输出端相连,所述第十九与门的第四输入端与门的第九非门的输出端相连;所述第七与门的第一输入端和第二输入端用于接收计数值,所述第九与门的第一输入端和第二输入端以及第二非门的输入端用于接收计数值,所述第十一与门的第一输入端、第二输入端和第四输入端以及第三非门的输入端用于接收计数值,所述第十三与门的第一输入端、第二输入端和第三输入端以及第四非门的输入端、第五非门的输入端用于接收计数值,所述第十五与门的第一输入端、第二输入端和第三输入端用于接收计数值,所述第十六与门的第二输入端和第三输入端以及第六非门的输入端用于接收计数值,所述第十八与门的第一输入端、第二输入端和第三输入端用于接收计数值,所述第十九与门的第三输入端以及第七非门的输入端、第八非门的输入端和第九非门的输入端用于接收计数值;所述第八与门的第一输入端与第七与门的输出端相连,所述第十与门的第一输入端与第九与门的输出端相连,所述第十二与门的第一输入端与第十一与门的输出端相连,所述第十四与门的第一输入端与第十三与门的输出端相连,所述第十七与门的第一输入端与第十五与门的输出端相连,所述第十七与门的第二输入端与第十六与门的输出端相连,所述第二十与门的第一输入端与第十八与门的输出端相连,所述第二十与门的第二输入端与第十九与门的输出端相连;所述第八与门的第二输入端、第十与门的第二输入端、第十二与门的第二输入端、第十四与门的第二输入端、第十七与门的第三输入端和第二十与门的第三输入端用于接收使能信号;所述第八与门的输出端、第十与门的输出端、第十二与门的输出端、第十四与门的输出端、第十七与门的输出端和第二十与门的输出端用于输出第二降采样信号。4.如权利要求1所述的数字滤波装置,其特征在于,所述滤波模块包括第一D触发器、第二D触发器、第三D触发器、第四D触发器、第五D触发器、第二十一与门、第二十二与门、第二十三与门、第二十四与门、第二十五与门、第一移位寄存器、第二移位寄存器、第三或门、第四或门和第五或门;所述第二十一与门的第一输入端用于接收1

b1或者第一降采样信号,所述第二十一与门的第二输入端用于接收输入信号或者与上一级D触发器的Q输出端相连,所述第一D触发器的D输入端与第二十一与门的输出端相连,所述第二十二与门的第一输入端用于接收第一降采样信号或第二降采样信号,所述第二十二与门的第二输入端与第一D触发器的Q输出端相连,所述第二D触发器的D输入端与第二十二与门的输出端,所述第二十三与门的第一输入端用于接收第一降采样信号或第二降采样信号,所述第二十三...

【专利技术属性】
技术研发人员:张跃玲万海军束克留
申请(专利权)人:苏州聚元微电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1