一种解决功率放大器中检波恶化谐波的检波电路制造技术

技术编号:37422131 阅读:14 留言:0更新日期:2023-04-30 09:44
本实用新型专利技术提供了一种解决功率放大器中检波恶化谐波的检波电路,包括磁芯耦合器;磁芯耦合器的耦合端和隔离端分别通过信号处理模块与检波输出端连接;所述信号处理模块包括分压电路、二极管并联电路和RC并联电路;分压电路连接在磁芯耦合器的耦合端与地之间,或者是连接在磁芯耦合器的隔离端与地之间;分压电路通过依次连接的二极管并联电路和RC并联电路接地;二极管并联电路与RC并联电路的连接处与检波输出端连接;磁芯耦合器的耦合端和隔离端分别还通过接地电阻接地。该检波电路可有效得到检波信号,抵消检波二极管的寄生参数,解决检波电路对功率放大器发射通道的干扰恶化谐波问题。谐波问题。谐波问题。

【技术实现步骤摘要】
一种解决功率放大器中检波恶化谐波的检波电路


[0001]本技术涉及射频信号检波
,更具体地说,涉及一种解决功率放大器中检波恶化谐波的检波电路。

技术介绍

[0002]在功率放大器中,射频信号通过天线向外发射;而发送射频信号的功率大小则通常需要通过检波电路将射频信号转换成直流信号,之后再进行AD采集换算后,才能得到表征功率值。在检测出天线驻波差的情况下,反射功率的大小,判断其失配严重性,从而使功率放大器进入保护状态。因此,检波电路在功率放大器中有着重要功能。
[0003]目前,检波电路中最常利用的一种方式是采用二极管检波电路;射频信号通过检波二极管与检波输出端连接,后续接入AD采集电路。但是由于检波二极管自身的结电容,引线电感的寄生参数存在,导致在一定频率区间干扰了功率放大,使得功率放大器谐波出现恶化现象。
[0004]因此,需要设计出一种可解决功率放大器中检波恶化谐波的检波电路。

技术实现思路

[0005]本技术的目的在于克服现有技术中的缺点与不足,提供一种解决功率放大器中检波恶化谐波的检波电路;该检波电路可有效得到检波信号,抵消检波二极管的寄生参数,解决检波电路对功率放大器发射通道的干扰恶化谐波问题。
[0006]为了达到上述目的,本技术通过下述技术方案予以实现:一种解决功率放大器中检波恶化谐波的检波电路,包括磁芯耦合器;磁芯耦合器的耦合端和隔离端分别通过信号处理模块与检波输出端连接;其特征在于:所述信号处理模块包括分压电路、二极管并联电路和RC并联电路;所述分压电路连接在磁芯耦合器的耦合端与地之间,或者是连接在磁芯耦合器的隔离端与地之间;分压电路通过依次连接的二极管并联电路和RC并联电路接地;二极管并联电路与RC并联电路的连接处与检波输出端连接;所述磁芯耦合器的耦合端和隔离端分别还通过接地电阻接地。
[0007]本技术检波电路,磁芯耦合器的输入端和输出端连接在功率放大器的功率放大模块之后、天线之前的发射通道上;检波电路的工作原理是:磁芯耦合器的耦合端和隔离端分别耦合出发射通道上的射频信号,分压电路按比例将射频信号进行分压,分压后的射频信号经过二极管并联电路定向检波与检波输出端连接,以得到检测功率用的检波信号;检波输出端经过RC并联电路滤波和放电后接地。二极管并联电路采用多个检波二极管并联,检波二极管之间相互抵消寄生参数,解决了检波电路对功率放大器发射通道的干扰恶化谐波问题。
[0008]优选地,所述二极管并联电路包括两个检波二极管;两个检波二极管同向并联;两个检波二极管的阳极均与分压电路连接;两个检波二极管的阴极均与RC并联电路连接。
[0009]优选地,两个检波二极管采用参数相同的检波二极管。
[0010]优选地,磁芯耦合器的耦合端连接的信号处理模块与磁芯耦合器的隔离端连接的信号处理模块,电路结构拓扑相同。
[0011]优选地,所述分压电路包括两个串联的分压电阻;两个分压电阻的连接处与二极管并联电路连接。
[0012]优选地,所述RC并联电路包括用于滤波的滤波电容和用于放电的负载电阻;滤波电容与负载电阻并联。
[0013]与现有技术相比,本技术具有如下优点与有益效果:
[0014]本技术检波电路,磁芯耦合器的耦合端和隔离端分别耦合出发射通道上的射频信号,分压电路按比例将射频信号进行分压,分压后的射频信号经过二极管并联电路定向检波与检波输出端连接,以得到检测功率用的检波信号;检波电路采用多个检波二极管并联,检波二极管之间相互抵消寄生参数,解决了检波电路对功率放大器发射通道的干扰恶化谐波问题。
附图说明
[0015]图1是本技术解决功率放大器中检波恶化谐波的检波电路的结构框图;
[0016]图2是本技术解决功率放大器中检波恶化谐波的检波电路的电路原理示意图。
具体实施方式
[0017]下面结合附图与具体实施方式对本技术作进一步详细的描述。
[0018]实施例
[0019]本实施例一种解决功率放大器中检波恶化谐波的检波电路,包括磁芯耦合器。磁芯耦合器的输入端和输出端连接在功率放大器的功率放大模块之后、天线之前的发射通道上;磁芯耦合器的耦合端和隔离端分别通过信号处理模块与检波输出端连接;信号处理模块包括分压电路、二极管并联电路和RC并联电路,如图1和图2所示。
[0020]具体地说,分压电路包括两个串联的分压电阻R10/R20和R11/R21;两个分压电阻R10/R20和R11/R21的连接处与二极管并联电路连接。分压电路连接在磁芯耦合器的耦合端与地之间,或者是连接在磁芯耦合器的隔离端与地之间。
[0021]二极管并联电路包括两个检波二极管VD1/VD3和VD2/VD4;两个检波二极管VD1/VD3和VD2/VD4同向并联;两个检波二极管VD1/VD3和VD2/VD4的阳极均与分压电路连接;两个检波二极管VD1/VD3和VD2/VD4的阴极均与RC并联电路连接。两个检波二极管采用参数相同的检波二极管。
[0022]RC并联电路包括用于滤波的滤波电容C1/C2和用于放电的负载电阻R1/R2;滤波电容C1/C2与负载电阻R1/R2并联。
[0023]分压电路通过依次连接的二极管并联电路和RC并联电路接地;二极管并联电路与RC并联电路的连接处与检波输出端连接;磁芯耦合器的耦合端和隔离端分别还通过接地电阻接地。
[0024]磁芯耦合器的耦合端连接的信号处理模块与磁芯耦合器的隔离端连接的信号处理模块,电路结构拓扑相同。
[0025]本实施例检波电路的工作原理是:磁芯耦合器的耦合端和隔离端分别耦合出发射通道上的射频信号,分压电路按比例将射频信号进行分压,分压后的射频信号经过二极管并联电路定向检波与检波输出端连接,以得到检测功率用的检波信号;检波输出端经过RC并联电路滤波和放电后接地。二极管并联电路采用多个检波二极管并联,检波二极管之间相互抵消寄生参数,解决了检波电路对功率放大器发射通道的干扰恶化谐波问题。
[0026]为验证本实施例检波电路谐波恶化的解决效果,进行了三种情况的谐波测试;第一种是断开所有检波二极管测试谐波,结果如表1所示;第二种是接上一个检波二极管时测试谐波,结果如表2所示;第三种是采用两个并联检波二极管时(即如图2所示)测试谐波,结果如表3所示。
[0027]频率(MHz)1742252352552f0(dB)737472733f0(dB)75767575
[0028]表1断开所有检波二极管测试谐波的结果
[0029]频率(MHz)1742252352552f0(dB)706869693f0(dB)72707171
[0030]表2接上一个检波二极管时测试谐波的结果
[0031]频率(MHz)1742252352552f0(dB)727272733f0(dB)74737373
[0032]表3采用两个并联检波二极管时测试谐波的结果
[本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种解决功率放大器中检波恶化谐波的检波电路,包括磁芯耦合器;磁芯耦合器的耦合端和隔离端分别通过信号处理模块与检波输出端连接;其特征在于:所述信号处理模块包括分压电路、二极管并联电路和RC并联电路;所述分压电路连接在磁芯耦合器的耦合端与地之间,或者是连接在磁芯耦合器的隔离端与地之间;分压电路通过依次连接的二极管并联电路和RC并联电路接地;二极管并联电路与RC并联电路的连接处与检波输出端连接;所述磁芯耦合器的耦合端和隔离端分别还通过接地电阻接地。2.根据权利要求1所述的解决功率放大器中检波恶化谐波的检波电路,其特征在于:所述二极管并联电路包括两个检波二极管;两个检波二极管同向并联;两个检波二极管的阳极均与分压电路连接;两个检波二极管的阴极均与RC并联...

【专利技术属性】
技术研发人员:朱兵陈振权谭灵杰
申请(专利权)人:广东宽普科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1