一种用于流水线ADC电路的高速高增益运算放大器结构制造技术

技术编号:37357743 阅读:33 留言:0更新日期:2023-04-27 07:07
本发明专利技术涉及一种用于流水线ADC电路的高速高增益运算放大器结构,属于电子及光电子技术领域。本发明专利技术利用简单结构实现了用于流水线ADC电路的高速高增益运算放大器。ADC电路的高速高增益运算放大器。ADC电路的高速高增益运算放大器。

【技术实现步骤摘要】
一种用于流水线ADC电路的高速高增益运算放大器结构


[0001]本专利技术属于电子及光电子
,涉及一种用于流水线ADC电路的高速高增益运算放大器结构。

技术介绍

[0002]随着传感技术的不断发展,传感器采集信号的速度和精度都得到了大幅度的提高,同时数字电路也朝着大规模集成电路发展,智能便携式手持设备的不断更新,这迫使作为模拟和数字之间桥梁的ADC性能不断的提高,朝着高速度、高精度、低压、低功耗、单电源等方面发展。在各种ADC架构中,流水线ADC是在速度、精度、功耗及芯片面积之间的折衷,成为了高速高精度ADC的主要结构之一。
[0003]传统的折叠式运算放大器结构在速度、精度、功耗等方面难以跟上高性能ADC的需求。

技术实现思路

[0004](一)要解决的技术问题
[0005]本专利技术要解决的技术问题是:如何通过简单结构实现高速高增益运算放大器的目的。
[0006](二)技术方案
[0007]为了解决上述技术问题,本专利技术提供一种用于流水线ADC电路的高速高增益运算放大器结构的设计方法,本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种用于流水线ADC电路的高速高增益运算放大器结构的设计方法,其特征在于,将高速高增益运算放大器结构设计为包括:电压输入通路(3),通过PMOS管对作为电压信号输入对管;一级运算放大电路(1),采用主运放级折叠式共源共栅结构的运算放大器,作为运算放大器结构的一级放大电路;二级运算放大电路(2),采用辅助运放级运算放大器对组成,对运算放大器结构的放大增益进一步放大;共模反馈电路(6),用于实现共模反馈,稳定输出共模电平;当电压输入通路(3)产生电压信号后,首先通过一级运算放大电路(1)折叠式共源共栅结构的运算放大器,然后通过二级运算放大电路(2)的增益自举结构,对运算放大器进一步放大;采用开关电容电路作为共模反馈电路(6)进行共模反馈,二级运算放大电路(2)的两个辅助运放级运算放大器则采用连续时间共模反馈求得共模反馈输出表达式,实际的输出共模电平与理想共模电平相减得到输出共模电平误差,将这共模电平误差加到理想的偏置电压上,实现共模反馈电路(6)稳定输出共模电平。2.如权利要求1所述的方法,其特征在于,该高速高增益运算放大器结构还包括:偏置电路,用于实现各...

【专利技术属性】
技术研发人员:呙长冬杨赟秀郑博仁寇先果袁菲路小龙孔繁林
申请(专利权)人:西南技术物理研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1