低噪声ADC多功能时频参数综合测试仪制造技术

技术编号:37320664 阅读:13 留言:0更新日期:2023-04-21 23:01
本实用新型专利技术公开了低噪声ADC多功能时频参数综合测试仪,包括采样时钟电路、电源基准电路、单端到差分转换电路、数字输出缓冲电路以及低噪声ADC采样电路,采样时钟电路将接收时钟信号做差分处理并输出至低噪声ADC采样电路,电源基准电路将产生高精度的电压基准给低噪声ADC采样电路,单端到差分转换电路用于将输入信号进行匹配转换并输出至低噪声ADC采样电路,数字输出缓冲电路将低噪声ADC采样电路的数据接口进行电平转换;通过本实用新型专利技术,可以快速简洁的测试多个频率标准的短期和长期时频参数,满足了高稳晶振及原子钟系统的频域和时间同步测试任务需求,采用14位低噪声ADC减少测量误差,避免了因采样位数低和时钟的抖动引起的误差现象。动引起的误差现象。动引起的误差现象。

【技术实现步骤摘要】
低噪声ADC多功能时频参数综合测试仪


[0001]本技术属于频率测量
,具体涉及低噪声ADC多功能时频参数综合测试仪。

技术介绍

[0002]现有技术中,时频参数测试由多个测试设备组成。图1是现有技术的组成图,如图1所示,采用频率标准、频标比对测量仪、切换开关等设备组成时频参数测试系统,由于多个测试设备组成测量误差大和一体化集成后时频参数自动测试,为此我们提出低噪声ADC多功能时频参数综合测试仪。

技术实现思路

[0003]本技术的目的在于提供低噪声ADC多功能时频参数综合测试仪,以解决上述
技术介绍
中提出的问题。
[0004]为了实现上述目的,本技术采用了如下技术方案:低噪声ADC多功能时频参数综合测试仪,包括采样时钟电路、电源基准电路、单端到差分转换电路、数字输出缓冲电路以及低噪声ADC采样电路,采样时钟电路将接收时钟信号做差分处理并输出至低噪声ADC采样电路,电源基准电路将产生高精度的电压基准给低噪声ADC采样电路,单端到差分转换电路用于将输入信号进行匹配转换并输出至低噪声ADC采样电路,数字输出缓冲电路将低噪声ADC采样电路的数据接口进行电平转换。
[0005]进一步地,采样时钟电路中时钟信号通过50欧姆的阻抗匹配后经1:4传输变压器,且用二极管保护钳位。
[0006]进一步地,电源基准电路中包括耦合电容、1.25V稳压基准和滤波电容,通过1.25V电压基准源使用。
[0007]进一步地,单端到差分转换电路包括输入输出阻抗匹配、传输变压器、电阻网络、电容网络,被测信号依次经过阻抗匹配,电容耦合和变压器转换后信号中心点在1.25V左右,ADC为最佳采样点。
[0008]进一步地,低噪声ADC采样电路的数据输出口经先经过一个或多个整形器和门电路后给到三极管变成匹配LVTTL的数据时钟信号,给CPU系统或者单片机使用。
[0009]进一步地,所述低噪声ADC采样电路的数量为一个或多个,等效电路依次串联或并联连接。
[0010]进一步地,还包括B码测试单元、卫星定位单元、切换开关单元、频率标准信号产生单元,低噪声ADC采样电路连接频率标准信号产生单元,频率标准信号产生单元用于产生稳定准确的MHz频率信号,低噪声ADC采样电路连接B码测试单元,B码测试单元用于测试B码和时统的时间信号,低噪声ADC采样电路连接卫星定位单元,卫星定位单元通过GPS或者北斗卫星信号产生UTC标准时间和位置坐标,低噪声ADC采样电路连接切换开关单元,用于自动切换多台设备,形成自动化测试系统。
[0011]相比于现有技术,本技术的有益效果在于:
[0012]本技术通过选择14位ADC实现了高精度宽范围采样,避免了模拟器件复杂测试误差大的问题,ADC采样无需进行人工误差校准,避免了时频参数测试不准确的问题。并且,本技术通过连接频标产生单元、B码测试单元、GPS/北斗单元、切换单元,提供了一套集成化的时频综合参数测试设备,满足稳定度、准确度、定时误差、同步精度多功能的测试和校准。
附图说明
[0013]附图用来提供对本技术的进一步理解,并且构成说明书的一部分,与本技术的实施例一起用于解释本技术,并不构成对本技术的限制。
[0014]图1为多个测试设备的组装示意图;
[0015]图2为本技术的原理图;
[0016]图3为本技术的采样时钟电路电路图;
[0017]图4为本技术电源基准电路的结构示意图;
[0018]图5为本技术单端到差分转换电路电路图;
[0019]图6为本技术数字输出缓冲电路的电路图;
[0020]图7为本技术时频参数综合测试仪的组成图。
[0021]图中:101、采样时钟电路;102、电源基准电路;103、单端到差分转换电路;104、数字输出缓冲电路;200、低噪声ADC采样电路;300、B码测试单元;400、卫星定位单元;500、切换开关单元;600、频率标准信号产生单元。
具体实施方式
[0022]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。
[0023]参照图2

图7,本技术提出的一种技术方案:低噪声ADC多功能时频参数综合测试仪,包括采样时钟电路101、电源基准电路102、单端到差分转换电路103、数字输出缓冲电路104以及低噪声ADC采样电路200,采样时钟电路101将接收时钟信号做差分处理并输出至低噪声ADC采样电路200,电源基准电路102将产生高精度的电压基准给低噪声ADC采样电路200,单端到差分转换电路103用于将输入信号进行匹配转换并输出至低噪声ADC采样电路200,数字输出缓冲电路104将低噪声ADC采样电路200的数据接口进行电平转换,还包括B码测试单元300、卫星定位单元400、切换开关单元500、频率标准信号产生单元600,低噪声ADC采样电路200连接频率标准信号产生单元600,频率标准信号产生单元600用于产生稳定准确的10MHz频率信号,低噪声ADC采样电路200连接B码测试单元300,B码测试单元300用于测试B码和时统的时间信号,低噪声ADC采样电路200连接卫星定位单元400,卫星定位单元400通过GPS或者北斗卫星信号产生UTC标准时间和位置坐标,低噪声ADC采样电路200连接切换开关单元(500),用于自动切换多台设备,形成自动化测试系统。
[0024]具体的,采样时钟电路101包括:与信号输出连接的匹配电阻和差分传输变压器。电阻的阻值是50欧姆。信号通过50欧姆的阻抗匹配后经1:4传输变压器,内部用二极管保护
钳位,时钟信号通过50欧姆的阻抗匹配后经1:4传输变压器,且用二极管保护钳位。
[0025]具体的,电源基准电路102中包括耦合电容、1.25V稳压基准和滤波电容,基准采用LT1790

1.25,可以得到低漂移低噪声的1.25V电压基准给ADC做基准源使用。
[0026]具体的,单端到差分转换电路103包括输入输出阻抗匹配、1:1传输变压器、电阻网络、电容网络,其数量可以为一个或多个以满足实际应用的需要。被测信号经过阻抗匹配,电容耦合和变压器转换后信号中心点在1.25V左右,ADC为最佳采样点。
[0027]具体的,图6是数字输出缓冲电路的其中一种实施例,低噪声ADC采样电路200的数据输出口经先经过一个或多个整形器和门电路后给到三极管变成匹配LVTTL的数据时钟信号,给CPU系统或者单片机使用,其中,门电路包括与门、或门和非门的其中之一或任意组合。
[0028]具体的,低噪声ADC采样电路200的数量为一个或多个,等效电路依次串联或并联连接,低噪声ADC采样电路200还包括:时钟电路的输入端匹配、采样数字输出的差分转换匹配、电平转换器、过零触发器、本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.低噪声ADC多功能时频参数综合测试仪,其特征在于:包括采样时钟电路(101)、电源基准电路(102)、单端到差分转换电路(103)、数字输出缓冲电路(104)以及低噪声ADC采样电路(200),采样时钟电路(101)将接收时钟信号做差分处理并输出至低噪声ADC采样电路(200),电源基准电路(102)将产生高精度的电压基准给低噪声ADC采样电路(200),单端到差分转换电路(103)用于将输入信号进行匹配转换并输出至低噪声ADC采样电路(200),数字输出缓冲电路(104)将低噪声ADC采样电路(200)的数据接口进行电平转换。2.根据权利要求1所述的低噪声ADC多功能时频参数综合测试仪,其特征在于:采样时钟电路(101)中时钟信号通过50欧姆的阻抗匹配后经1:4传输变压器,且用二极管保护钳位。3.根据权利要求1所述的低噪声ADC多功能时频参数综合测试仪,其特征在于:电源基准电路(102)中包括耦合电容、1.25V稳压基准和滤波电容,通过1.25V电压基准源使用。4.根据权利要求1所述的低噪声ADC多功能时频参数综合测试仪,其特征在于:单端到差分转换电路(103)包括输入输出阻抗匹配、传输变压器、电阻网络、电容网络,被测信号依次经过阻抗匹配,电容耦合和变压器转换后信号中心点...

【专利技术属性】
技术研发人员:时菊彬贾安州贾瑞娟周红斌牛亚恒
申请(专利权)人:石家庄博铭仪器有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1