本发明专利技术提供了一种Type C唤醒电路、快充装置、主机和电源适配器,Type C唤醒电路包括:逻辑运算模块和两条检测支路,两条检测支路的信号输入端分别连接于Type C口的CC1管脚和CC2管脚,两条检测支路的信号输出端分别连接于逻辑运算模块的信号输入端,逻辑运算模块的信号输出端为唤醒信号输出端,检测支路用于当无外部设备接入时输出第一电平,当有外部设备接入时输出第二电平,第一电平和第二电平互为反相;逻辑运算模块,用于当两条检测支路均输入第一电平时输出第三电平,当任一检测支路输入第二电平时输出第四电平,第三电平和第四电平互为反相,其中,第四电平为Type C口的唤醒信号。本发明专利技术提供的Type C唤醒电路结构简单、功耗低。耗低。耗低。
【技术实现步骤摘要】
Type C唤醒电路、快充装置、主机和电源适配器
[0001]本专利技术涉及电子
,尤其涉及一种Type C唤醒电路、快充装置、主机和电源适配器。
技术介绍
[0002]目前智能设备的应用越来越普及,智能设备的功能也越来越强大,但是伴随而来的问题则是智能设备电池消耗的越来越快,为了解决这种问题,智能快充产品现在也越来越普及。目前Type C端口已经成为大多数电子产品的普遍设置。当支持typeC功能的电子产品在不用时为了省电通常需要休眠,当这些产品的typeC端口有外部设备插入时,需要正常工作。那么就需要一种方法把这些电子产品唤醒。现有的技术中的Type C唤醒方法一般存在结构比较复杂或者功耗较高的问题。
技术实现思路
[0003]本专利技术一个或多个实施例描述了一种Type C唤醒电路、快充装置、主机和电源适配器,以解决现有技术中Type C唤醒方法一般存在结构比较复杂或者功耗较高的问题。
[0004]本专利技术的一个方面,提供了一种Type C唤醒电路,所述电路包括:逻辑运算模块和两条检测支路,所述两条检测支路的信号输入端分别连接于Type C口的CC1管脚和CC2管脚,所述两条检测支路的信号输出端分别连接于所述逻辑运算模块的信号输入端,所述逻辑运算模块的信号输出端为唤醒信号输出端,
[0005]所述检测支路,用于当无外部设备接入时输出第一电平,当有外部设备接入时输出第二电平,所述第一电平和所述第二电平互为反相;
[0006]所述逻辑运算模块,用于当两条检测支路均输入第一电平时输出第三电平,当任一检测支路输入第二电平时输出第四电平,所述第三电平和所述第四电平互为反相,其中,所述第四电平为Type C口的唤醒信号。
[0007]进一步地,所述检测支路包括依次连接的采样模块、检测模块和滤波模块,
[0008]所述采样模块,用于当无外部设备接入时输出第一方波信号,当有外部设备接入时受外部设备上拉或下拉电压的影响输出第二方波信号,所述第二方波信号为第一方波信号的偏移信号;
[0009]所述检测模块,用于当接收到第一方波信号时输出恒定的低电平或高电平,当接收到第二方波信号时输出第三方波信号;
[0010]所述滤波模块,用于当接收到恒定的低电平或高电平时输出第三电平,当接收到第三方波信号时输出第四电平。
[0011]进一步地,所述采样模块包括第一电阻、第一开关、第二电阻和第二开关,其中,
[0012]所述第一电阻和第一开关串联后连接于电源端组成上拉支路,所述第二电阻和第二开关串联后接地组成下拉支路,所述上拉支路和所述下拉支路串联后的连接点作为所述检测支路的信号输入端,所述第一开关和所述第二开关交替导通,以形成向所述检测模块
输入的第一方波信号。
[0013]进一步地,所述检测模块为比较器电路,当比较器电路的输入电压介于第一方波信号的幅值电平和低电平之间时输出第五电平,当比较器电路的输入电压为第一方波信号的幅值电平或低电平时输出第六电平,所述第五电平和第六电平互为反相。
[0014]进一步地,所述滤波模块的采样时钟信号的频率大于所述第一方波信号的频率。
[0015]进一步地,当所述第二电平和所述第四电平为高电平时,所述逻辑运算模块为逻辑或运算模块;
[0016]当所述第一电平和所述第四电平为高电平时,所述逻辑运算模块为逻辑与非运算模块;
[0017]当所述第二电平和所述第四电平为低电平时,所述逻辑运算模块为逻辑与运算模块;
[0018]当所述第一电平和所述第四电平为低电平时,所述逻辑运算模块为逻辑或非运算模块。
[0019]本专利技术的另一个方面,提供了一种快充装置,所述快充装置包括上述各实施例所述的Type C唤醒电路。
[0020]本专利技术的另一个方面,提供了一种主机,所述主机包括上述各实施例所述的Type C唤醒电路。
[0021]本专利技术的另一个方面,提供了一种电源适配器,所述电源适配器包括上述各实施例所述的Type C唤醒电路。
[0022]本专利技术实施例提供的Type C唤醒电路、快充装置、主机和电源适配器,所述Type C唤醒电路包括:逻辑运算模块和两条检测支路,所述两条检测支路的信号输入端分别连接于Type C口的CC1管脚和CC2管脚,所述两条检测支路的信号输出端分别连接于所述逻辑运算模块的信号输入端,所述逻辑运算模块的信号输出端为唤醒信号输出端,所述检测支路,用于当无外部设备接入时输出第一电平,当有外部设备接入时输出第二电平,所述第一电平和所述第二电平互为反相;所述逻辑运算模块,用于当两条检测支路均输入第一电平时输出第三电平,当任一检测支路输入第二电平时输出第四电平,所述第三电平和所述第四电平互为反相,其中,所述第四电平为Type C口的唤醒信号。本专利技术实施例提供的Type C唤醒电路结构简单、功耗低。
[0023]上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段,而可依照说明书的内容予以实施,并且为了让本专利技术的上述和其它目的、特征和优点能够更明显易懂,以下特举本专利技术的具体实施方式。
附图说明
[0024]为了更清楚地说明本说明书实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本说明书的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0025]图1为本专利技术实施例提供的一种Type C唤醒电路的结构示意图;
[0026]图2为本专利技术一个具体实施例提供的Type C唤醒电路的结构示意图;
[0027]图3为本专利技术一个具体实施例提供的唤醒信号的波形对比示意图。
具体实施方式
[0028]下面将参照附图更详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
[0029]本
技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本专利技术所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非被特定定义,否则不会用理想化或过于正式的含义来解释。
[0030]图1为本专利技术实施例提供的一种Type C唤醒电路的结构示意图,参照图1,本专利技术实施例提供的一种Type C唤醒电路包括:逻辑运算模块20和两条检测支路10,所述两条检测支路10的信号输入端分别连接于Type C口的CC1管脚和CC2管脚,所述两条检测支路10的信号输出端分别连接于所述逻辑运算模块20的信号输入端,所述逻辑运算模块20的信号输出端为唤醒信号输出端,所述检测支路10,用于当无外部设备接入时本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种Type C唤醒电路,其特征在于,所述电路包括:逻辑运算模块和两条检测支路,所述两条检测支路的信号输入端分别连接于Type C口的CC1管脚和CC2管脚,所述两条检测支路的信号输出端分别连接于所述逻辑运算模块的信号输入端,所述逻辑运算模块的信号输出端为唤醒信号输出端,所述检测支路,用于当无外部设备接入时输出第一电平,当有外部设备接入时输出第二电平,所述第一电平和所述第二电平互为反相;所述逻辑运算模块,用于当两条检测支路均输入第一电平时输出第三电平,当任一检测支路输入第二电平时输出第四电平,所述第三电平和所述第四电平互为反相,其中,所述第四电平为Type C口的唤醒信号。2.根据权利要求1所述的电路,其特征在于,所述检测支路包括依次连接的采样模块、检测模块和滤波模块,所述采样模块,用于当无外部设备接入时输出第一方波信号,当有外部设备接入时受外部设备上拉或下拉电压的影响输出第二方波信号,所述第二方波信号为第一方波信号的偏移信号;所述检测模块,用于当接收到第一方波信号时输出恒定的低电平或高电平,当接收到第二方波信号时输出第三方波信号;所述滤波模块,用于当接收到恒定的低电平或高电平时输出第三电平,当接收到第三方波信号时输出第四电平。3.根据权利要求2所述的电路,其特征在于,所述采样模块包括第一电阻、第一开关、第二电阻和第二开关,其中,所述第一电阻和第一开关串联后连接于电源端组成上拉支路,所述第二电阻和第...
【专利技术属性】
技术研发人员:罗庆华,张富彬,钟裕捷,李仕胜,
申请(专利权)人:北京鸿智电通科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。