一种频率同步精度检测电路及系统技术方案

技术编号:37184897 阅读:13 留言:0更新日期:2023-04-20 22:49
本实用新型专利技术公开了一种频率同步精度检测电路及系统,其电路包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关和R分频器;PHY芯片将1588报文和syncE时钟信号分别传输至FPGA和R分频器;FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至开关,开关将信号传输至锁相环;锁相环根据结果选择时钟信号参考源;TCXO与所述锁相环相连接,为锁相环提供系统时钟。本实用新型专利技术可及时规避syncE质量下降带来的通信问题,避免对用户体验造成不良影响,增强系统的健壮性。统的健壮性。统的健壮性。

【技术实现步骤摘要】
一种频率同步精度检测电路及系统


[0001]本技术涉及频率同步调整
,尤其涉及一种频率同步精度检测电路及系统。

技术介绍

[0002]基于IEEE 1588协议的同步技术包括时间同步和时钟同步,对于无线通信来说时钟同步至关重要,是基站正常工作的必要条件。性能良好的时钟同步能有效提高PTP的精度。一般情况下,频率同步可以由对从时钟进行调整来实现,即主时钟下发时间戳等报文信息给从时钟,对从时钟进行频率调整或相位调整来实现频率同步,即软锁方案。还有一种是由syncE实现频率同步的方式,syncE即同步以太网,是一种采用以太网链路码流恢复时钟的技术,其精度由源端高精度的铷钟或原子钟保证,所以syncE具有很高的频率稳定度,与1588V2结合,可以将时间同步做到很高的精度,所以最理想的频率同步是由syncE来实现的。但在实际应用中,syncE质量可能会出现问题,虽然有报文传递时钟质量信息,主参考时钟和传输路径中配备的同步单元也具备较高的精度,但还是不能避免出现问题。比如一些人为的软件或硬件操作,设备故障等,最终导致PHY芯片恢复出来时钟信号频率精度不高,但被当做syncE信号提供给系统做为参考时钟,受此影响PTP精度会严重下降。往往只有感受到通信质量下降之后,工程师才会紧急定位解决或者采取补救措施,给通信用户带来不良体验。

技术实现思路

[0003]本技术的主要目标是优化上述现有技术,提供一种频率同步精度检测电路及系统。
[0004]本技术的目的是通过以下技术方案来实现的:
[0005]一种频率同步精度检测电路,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;所述R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。
[0006]进一步的,所述FPGA包括PHC IP核和寄存器;PHC IP核从1588报文中获取时钟源信息,通过相关寄存器同步调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致,再以调整后的时钟信号为基准计数,产生基准频率信号并输出。
[0007]一种频率同步精度检测系统,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;所述R分频器将syncE
时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。
[0008]进一步的,还包括控制模块,所述控制模块与所述TDC模块相连接,用于监控对比结果;所述控制模块输出端与开关相连接,控制模块根据对比结果控制开关开启或关闭。
[0009]本技术的有益效果:
[0010]本技术通过在TDC模块中实时对比syncE信号和PHC IP核解析出的时钟信号的频率精度,当检测到的频率精度误差满足一定范围要求,则选用syncE实现频率同步;被系统检测到syncE质量不合格,系统自动切换至PHC IP核解析出的时钟信号做为参考源模式,实现频率同步,并对事件进行上报,及时规避syncE质量下降带来的通信问题,避免对用户体验造成不良影响。
附图说明
[0011]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见的,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
[0012]图1是本技术的电路示意图;
[0013]图2是本技术的系统结构示意图。
具体实施方式
[0014]应当理解,此处所描述的具体实施例仅用以解释本技术,并不用于限定本技术。
[0015]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本技术要求的保护范围之内。
[0016]如图1所示,一种频率同步精度检测电路,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;所述R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。
[0017]进一步的,所述FPGA包括PHC IP核和寄存器;PHC IP核从1588报文中获取时钟源
信息,通过相关寄存器同步调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致,再以调整后的时钟信号为基准计数,产生基准频率信号并输出。
[0018]进一步的,PHY芯片恢复出syncE时钟信号经过R分频器分频后的时钟信号与 PHC IP核对1588报文进行解析并计算处理恢复出同步时钟信号频率相同,具体为:TDC捕捉syncE时钟信号的每个上升沿来计数,统计信号周期,与PHC IP核产生的基准频率信号实时地比较快慢,若误差在设定范围内判定syncE时钟信号精度正常,误差在设定范围之外判定syncE时钟信号精度异常。
[0019]进一步的,设置syncE时钟信号的优先级为最高,PHC IP核产生的时钟信号为次级。
[0020]如图2所示,一种频率同步精度检测系统,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关和R分频器;所述PHY芯片将1588报文和syncE时钟信本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种频率同步精度检测电路,其特征在于,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;所述R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。2.根据权利要求1所述的一种频率同步精度检测电路,其特征在于,所述FPGA包括PHC IP核和寄存器;PHC IP核从1588报文中获取时钟源信息,通过相关寄存器同步调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致,再以调整后的时钟信号为基准计数,产生...

【专利技术属性】
技术研发人员:崔杰龙
申请(专利权)人:四川创智联恒科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1