RC延时电路调整方法、电子设备和存储介质技术

技术编号:37174641 阅读:10 留言:0更新日期:2023-04-20 22:44
本申请公开了一种RC延时电路调整方法。该调整方法包括:获取固定串联接入的第一电阻的第一数量和可选择串联接入第二电阻默认接入的第二数量;检测默认接入第二数量的第二电阻所需实际充电时间;根据第二电阻的总数量、第二数量、实际充电时间和标准充电时间确定RC延时电路的可调节时间范围;根据可调节时间范围、第一数量和第二数量,确定RC延时电路的充电时间位于可调节时间范围中心值时,接入的第二电阻的第三数量;调整串联接入第三数量的第二电阻。本申请通过确定RC延时电路的充电时间位于可调节时间范围中心值时,接入的第二电阻的第三数量,调整RC延时电路,避免实测时间调整的覆盖范围中心值偏移的问题,实现对电阻精度的控制。度的控制。度的控制。

【技术实现步骤摘要】
RC延时电路调整方法、电子设备和存储介质


[0001]本申请涉及芯片应用
,特别涉及一种RC延时电路调整方法、电子设备和存储介质。

技术介绍

[0002]在芯片应用的很多场景中,需要一个比较准确的绝对时间。譬如,当一个动作发生后的t时间时,触发另外一个动作发生;譬如需要在芯片内部集成一个精确的时钟,作为芯片某些功能的运算基础。
[0003]在芯片内部解决时间t精度的问题,变得尤为重要,而电阻的精度是时间t精度的最大影响因素。因此,如何控制电阻精度以解决芯片内部时间t精度的问题成为亟待解决的难题。

技术实现思路

[0004]有鉴于此,本专利技术旨在至少在一定程度上解决相关技术中的问题之一。为此,本申请的目的在于提供一种RC延时电路调整方法、电子设备和存储介质。
[0005]本申请实施方式提供一种RC延时电路调整方法。所述RC延时电路调整方法包括:获取RC延时电路固定串联接入的第一电阻的第一数量和可选择串联接入第二电阻默认接入的第二数量;检测所述RC延时电路默认接入所述第二数量的所述第二电阻所需实际充电时间;根据所述第二电阻的总数量、所述第二数量、所述实际充电时间和标准充电时间确定所述RC延时电路的充电时间的可调节时间范围;根据所述可调节时间范围、所述第一数量和所述第二数量,确定所述RC延时电路的充电时间位于所述可调节时间范围中心值时,所述RC延时电路接入的所述第二电阻的第三数量;调整所述RC延时电路串联接入所述第三数量的所述第二电阻。
[0006]在某些实施方式中,所述根据所述第二电阻的总数量、所述第二数量、所述实际充电时间和标准充电时间确定所述RC延时电路的充电时间的可调节时间范围的步骤之前,所述RC延时电路调整方法包括:根据所述RC延时电路控制输出的标准时钟信号周期确定所述标准充电时间。
[0007]在某些实施方式中,所述RC延时电路调整方法还包括:根据所述RC延时电路控制输出的目标时钟信号周期确定目标充电时间;根据所述目标充电时间确定待调节的所述第二电阻的第四数量;调节所述RC延时电路串联接入所述第四数量的所述第二电阻,以使所述RC延时电路控制输出所述目标时钟信号。
[0008]在某些实施方式中,所述根据所述实际充电时间和标准充电时间确定所述RC延时电路的可调节时间范围的步骤通过下列条件式实现:
[0009][0010]其中,T0为标准充电时间,T
DUT
为实际充电时间,N为所述RC延时电路接入的所述第
一数量的所述第一电阻和所述第二数量的所述第二电阻的数量和,ΔN为选择接入的所述第二电阻的数量与所述第二数量的差值。
[0011]在某些实施方式中,所述根据所述可调节时间范围、所述第一数量和所述第二数量,确定所述RC延时电路的充电时间位于所述可调节时间范围中心值时,所述RC延时电路接入的所述第二电阻的第三数量,包括:确定所述RC延时电路的充电时间位于所述可调节时间范围中心值的本征时间;获取期望调节时间范围相对于所述本征时间的比率;根据所述第一数量、所述第二数量和所述期望调节时间范围相对于所述本征时间的比率确定所述第三数量。
[0012]在某些实施方式中,所述根据所述第一数量、所述第二数量和所述期望调节时间范围相对于所述本征时间的比率确定所述第三数量的步骤通过下列条件式实现:
[0013][0014]其中,N
x
为所述RC延时电路接入的所述第一数量的第一电阻和所述第三数量的第二电阻的数量和,N为所述RC延时电路接入的所述第一数量的所述第一电阻和所述第二数量的所述第二电阻的数量和,x为所述期望调节时间范围相对于所述本征时间的比率。
[0015]在某些实施方式中,所述RC延时电路调整方法包括:根据所述第一数量、所述第二数量和所述期望调节时间范围相对于所述本征时间的比率确定电阻调整范围。
[0016]在某些实施方式中,所述根据所述第一数量、所述第二数量和所述期望调节时间范围相对于所述本征时间的比率确定电阻调整范围的步骤中,确定所述电阻调整范围的上限通过下列条件式实现:
[0017][0018]确定所述电阻调整范围的上限通过下列条件式实现:
[0019][0020]其中,ΔN
+
为所述RC延时电路的充电时间为所述期望调节时间上限时,选择接入的所述第二电阻的数量与所述第二数量的差值,ΔN

为所述RC延时电路的充电时间为所述期望调节时间下限时,选择接入的所述第二电阻的数量与所述第二数量的差值,N为所述RC延时电路接入的所述第一数量的所述第一电阻和所述第二数量的所述第二电阻的数量和,x为所述期望调节时间范围相对于所述本征时间的比率。
[0021]本申请还提供一种电子设备。所述电子设备包括处理器和存储器,所述存储器存储有计算机程序,所述计算机程序被所述处理器执行时,实现上述实施方式中任一项所述的RC延时电路调整方法。
[0022]本申请还提供一种计算机可读存储介质。所述计算机可读存储介质存储有计算机程序,当所述计算机程序被一个或多个处理器执行时,实现上述实施方式中任一项所述的RC延时电路调整方法。
[0023]本申请的RC延时电路调整方法、电子设备和存储介质根据可调节时间范围、第一数量和第二数量,确定RC延时电路的充电时间位于可调节时间范围中心值时,RC延时电路接入的第二电阻的第三数量,调整RC延时电路串联接入第三数量的第二电阻,从而避免实测时间调整的覆盖范围中心值偏移的问题,实现对电阻精度的控制,以解决芯片内部时间
精度的问题。
[0024]本申请的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
[0025]本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
[0026]图1是本申请某些实施方式中的RC延时电路的结构示意图;
[0027]图2是本申请某些实施方式中的RC延时电路调整方法的流程示意图;
[0028]图3是本申请某些实施方式中的RC延时电路调整方法的流程示意图;
[0029]图4是本申请某些实施方式中的RC延时电路调整方法的流程示意图;
[0030]图5是本申请某些实施方式的期望的电阻调整范围的示意图。
具体实施方式
[0031]下面详细描述本申请的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本申请,而不能理解为对本申请的限制。
[0032]在本申请的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种RC延时电路调整方法,其特征在于,包括:获取RC延时电路固定串联接入的第一电阻的第一数量和可选择串联接入的第二电阻默认接入的第二数量;检测所述RC延时电路默认接入所述第二数量的所述第二电阻所需实际充电时间;根据所述第二电阻的总数量、所述第二数量、所述实际充电时间和标准充电时间确定所述RC延时电路的充电时间的可调节时间范围;根据所述可调节时间范围、所述第一数量和所述第二数量,确定所述RC延时电路的充电时间位于所述可调节时间范围中心值时,所述RC延时电路接入的所述第二电阻的第三数量;调整所述RC延时电路串联接入所述第三数量的所述第二电阻。2.根据权利要求1所述的RC延时电路调整方法,其特征在于,所述根据所述第二电阻的总数量、所述第二数量、所述实际充电时间和标准充电时间确定所述RC延时电路的充电时间的可调节时间范围的步骤之前,所述RC延时电路调整方法包括:根据所述RC延时电路控制输出的标准时钟信号周期确定所述标准充电时间。3.根据权利要求2所述的RC延时电路调整方法,其特征在于,所述RC延时电路调整方法还包括:根据所述RC延时电路控制输出的目标时钟信号周期确定目标充电时间;根据所述目标充电时间确定待调节的所述第二电阻的第四数量;调节所述RC延时电路串联接入所述第四数量的所述第二电阻,以使所述RC延时电路控制输出所述目标时钟信号。4.根据权利要求1所述的RC延时电路调整方法,其特征在于,所述根据所述实际充电时间和标准充电时间确定所述RC延时电路的可调节时间范围的步骤通过下列条件式实现:其中,T0为标准充电时间,T
DUT
为实际充电时间,N为所述RC延时电路接入的所述第一数量的所述第一电阻和所述第二数量的所述第二电阻的数量和,ΔN为选择接入的所述第二电阻的数量与所述第二数量的差值。5.根据权利要求1所述的RC延时电路调整方法,其特征在于,所述根据所述可调节时间范围、所述第一数量和所述第二数量,确定所述RC延时电路的充电时间位于所述可调节时间范围中心值时,所述RC延时电路接入的所述第二电阻的第三数量,包括:确定所述RC延时电路的充电时间位于所述可调节时间范围中心值的本征时间;获取期望调节时间...

【专利技术属性】
技术研发人员:王蒙白青刚
申请(专利权)人:深圳市创芯微微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1