数据处理方法、装置、电子设备及存储介质制造方法及图纸

技术编号:37144221 阅读:17 留言:0更新日期:2023-04-06 21:54
本公开提供了一种数据处理方法、装置、电子设备及存储介质,所述方法包括:主板包括的主控器向背板上复杂可编程逻辑器件(CPLD)包括的切换控制器发送切换指令,以使得切换控制器建立通用背板管理集成电路总线与系统集成电路总线之间的连接;主控器向CPLD发送待监测的通用背板管理集成电路总线的标识,以使得CPLD包括的第一集成电路总线选择器将标识对应的通用背板管理集成电路总线上的数据传输至所述系统集成电路总线上;所述主板基于主板控制器包括的第二集成电路总线选择器接收系统集成电路总线上传输的数据,并发送至主板控制器包括的解析器;主板控制器包括的日志模块接收所述解析器发送的所述系统集成电路总线上传输的数据所对应的解析数据。上传输的数据所对应的解析数据。上传输的数据所对应的解析数据。

【技术实现步骤摘要】
数据处理方法、装置、电子设备及存储介质


[0001]本公开涉及计算机
,尤其涉及一种数据处理方法、装置、电子设备及存储介质。

技术介绍

[0002]在服务器应用场景下,磁盘阵列卡(RAID)是一种常见的告诉串行计算机扩展总线标准(Peripheral Component Interconnect Express,PCIE)设备,用于将多个硬盘组成阵列组以进行存储扩容和数据备份。随着技术的发展,磁盘阵列卡现在普遍采用通用背板管理(Universal Backplane Management,UBM)协议与背板上的控制器(如CPLD芯片)进行信息交互,以获取硬盘在位状态、硬盘盘序索引并对硬盘进行复位、点灯等操作。
[0003]相较于先前使用的串行接口总线(Serial GPIO Bus,SGPIO)协议,新采用的UBM协议复杂度提升很多。其增加主备设备间握手机制,并扩充大量通信指令。在使用SGPIO协议时,即使磁盘阵列卡与背板控制器通信失败,只会影响硬盘的盘序和点灯控制,但仍可在系统下正常使用;但在使用UBM协议后,一旦双方通信失败,则会造成系统完全无法识别硬盘。因此,保证上下游通过UBM正常通信,并可有效抓取和分析数据异常,变得尤为重要。

技术实现思路

[0004]本公开提供了一种数据处理方法、装置、电子设备及存储介质,以至少解决现有技术中存在的以上技术问题。
[0005]根据本公开的第一方面,提供一种数据处理方法,包括:
[0006]主板包括的主控器向背板上复杂可编程逻辑器件(CPLD)包括的切换控制器发送切换指令,以使得所述切换控制器建立通用背板管理集成电路总线与系统集成电路总线之间的连接;
[0007]所述主控器向CPLD发送待监测的通用背板管理集成电路总线的标识,以使得CPLD包括的第一集成电路总线选择器将所述标识对应的通用背板管理集成电路总线上的数据传输至所述系统集成电路总线上;
[0008]所述主板基于主板控制器包括的第二集成电路总线选择器接收所述系统集成电路总线上传输的数据,并发送至所述主板控制器包括的解析器;
[0009]所述主板控制器包括的日志模块接收所述解析器发送的所述系统集成电路总线上传输的数据所对应的解析数据。
[0010]根据本公开的第二方面,提供一种主板,包括主板控制器,所述主板控制器包括第二集成电路总线选择器、解析器、日志模块和集成电路总线旁路;
[0011]所述第二集成电路总线选择器,用于基于所述主板包括的主控器的指令,建立系统集成电路总线与主控器集成电路总线之间的连接,或系统集成电路总线与解析器之间的连接;
[0012]所述解析器,用于解析所述系统集成电路总线传输的数据;
[0013]所述日志模块用于接收所述解析器解析的所述系统集成电路总线传输的数据,并输出;
[0014]所述基础电路总线旁路,用于基于所述主板包括的主控器的指令,控制系统集成电路总线与主控器集成电路总线之间的连接或断开。
[0015]根据本公开的第三方面,提供一种背板,包括:复杂可编程逻辑器件CPLD,CPLD包括切换控制器和第一集成电路总线选择器;
[0016]所述切换控制器,用于控制所述第一集成电路总线选择器的选通路径;基于主控器发送的切换指令建立通用背板管理集成电路总线与系统集成电路总线之间的连接;检测第一集成电路总线选择器两侧的基础电路总线信号;
[0017]所述第一集成电路总线选择器,用于基于所述切换控制器,建立任意通用背板管理集成电路总线与系统集成电路总线之间的连接。
[0018]根据本公开的第四方面,提供一种数据处理装置,所述装置包括:
[0019]第一发送单元,用于基于主板上的主控器向背板上复杂可编程逻辑器件CPLD包括的切换控制器发送切换指令,以使得所述切换控制器建立通用背板管理集成电路总线与系统集成电路总线之间的连接;
[0020]第二发送单元,用于基于所述主控器向CPLD发送待监测的通用背板管理集成电路总线的标识,以使得CPLD包括的第一集成电路总线选择器将所述标识对应的通用背板管理集成电路总线上的数据传输至所述系统集成电路总线上;
[0021]接收单元,用于基于主板控制器包括的第二集成电路总线选择器接收所述系统集成电路总线上传输的数据,并发送至所述主板控制器包括的解析器;
[0022]日志处理单元,用于基于所述主板控制器包括的日志模块接收所述解析器发送的所述系统集成电路总线上传输的数据所对应的解析数据。
[0023]根据本公开的第五方面,提供了一种电子设备,包括:
[0024]至少一个处理器;以及
[0025]与所述至少一个处理器通信连接的存储器;其中,
[0026]所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行本公开所述的方法。
[0027]根据本公开的第六方面,提供了一种存储有计算机指令的非瞬时计算机可读存储介质,所述计算机指令用于使所述计算机执行本公开所述的方法。
[0028]本公开的数据处理方法,通过主板包括的主控器向背板上CPLD包括的切换控制器发送切换指令,以使得所述切换控制器建立通用背板管理集成电路总线与系统集成电路总线之间的连接;所述主控器向CPLD发送待监测的通用背板管理集成电路总线的标识,以使得CPLD包括的第一集成电路总线选择器将所述标识对应的通用背板管理集成电路总线上的数据传输至所述系统集成电路总线上;所述主板基于主板控制器包括的第二集成电路总线选择器接收所述系统集成电路总线上传输的数据,并发送至所述主板控制器包括的解析器;所述主板控制器包括的日志模块接收所述解析器发送的所述系统集成电路总线上传输的数据所对应的解析数据。如此,可以抓取和分析数据异常,及时维护及调试,保证系统的正常运行。
[0029]应当理解,本部分所描述的内容并非旨在标识本公开的实施例的关键或重要特
征,也不用于限制本公开的范围。本公开的其它特征将通过以下的说明书而变得容易理解。
附图说明
[0030]通过参考附图阅读下文的详细描述,本公开示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本公开的若干实施方式,其中:
[0031]在附图中,相同或对应的标号表示相同或对应的部分。
[0032]图1示出了相关技术中磁盘阵列卡信息交互示意图;
[0033]图2示出了本公开实施例提供的系统设计线路的示意图;
[0034]图3示出了本公开实施例提供的系统设计线路的一种可选示意图;
[0035]图4示出了本公开实施例提供的数据处理方法的一种可选流程示意图;
[0036]图5示出了本公开实施例提供的系统设计线路的另一种可选示意图;
[0037]图6示出了本公开实施例提供的数据处理方法的另一种可选流程示意图;
[0038]图本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数据处理方法,所述方法包括:主板包括的主控器向背板上复杂可编程逻辑器件CPLD包括的切换控制器发送切换指令,以使得所述切换控制器建立通用背板管理集成电路总线与系统集成电路总线之间的连接;所述主控器向CPLD发送待监测的通用背板管理集成电路总线的标识,以使得CPLD包括的第一集成电路总线选择器将所述标识对应的通用背板管理集成电路总线上的数据传输至所述系统集成电路总线上;所述主板基于主板控制器包括的第二集成电路总线选择器接收所述系统集成电路总线上传输的数据,并发送至所述主板控制器包括的解析器;所述主板控制器包括的日志模块接收所述解析器发送的所述系统集成电路总线上传输的数据所对应的解析数据。2.根据权利要求1所述的方法,所述主板包括的主控器向背板上复杂可编程逻辑器件CPLD包括的切换控制器发送切换指令之前,所述方法还包括:所述主控器基于所述第二集成电路总线选择器连接所述系统集成电路总线与主控器集成电路总线;所述背板基于所述第一集成电路总线选择器连接所述系统集成电路总线与注册链路;以使得所述主控器发送的切换指令基于所述主控器集成电路总线、所述系统集成电路总线和所述注册链路由所述主控器发送至所述切换控制器。3.根据权利要求2所述的方法,所述主控器向CPLD发送待监测的通用背板管理集成电路总线的标识,包括:所述主控器基于所述主控器集成电路总线、所述系统集成电路总线和所述注册链路向所述切换控制器发送所述通用背板管理集成电路总线的标识,以使得所述切换控制器建立所述标识对应的通用背板管理集成电路总线与所述系统集成电路总线之间的连接、断开所述系统集成电路总线与注册链路之间的连接,以及检测第一集成电路总线选择器两侧的基础电路总线信号。4.根据权利要求2所述的方法,所述方法还包括:所述主控器控制所述主板控制器包括的集成电路总线旁路关闭,以断开所述系统集成电路总线与主控器集成电路总线之间的连接,建立所述系统集成电路总线与解析器之间的连接,使得所述解析器基于所述第二集成电路总线选择器接收所述系统集成电路总线上传输的数据。5.根据权利要求3所述的方法,所述方法还包括:主控器控制集成电路总线旁路开启,以建立系统集成电路总线与主控器集成电路总线之间的连接;向背板发出集成电路总线指令,以使得响应于所述切换控制器检测所述第一集成电路总线选择器两侧的信号不一致,基于所述切换控制器建立所述系统集成电路总线与所述注册链路之间的连接。6.一种...

【专利技术属性】
技术研发人员:赵魁
申请(专利权)人:联想北京信息技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1