信号处理方法、电子设备、存储介质技术

技术编号:36920488 阅读:10 留言:0更新日期:2023-03-22 18:44
本发明专利技术提供了一种信号处理方法、电子设备、存储介质,信号处理方法包括:获取控制信号,所述控制信号包括TDD信号;根据预置的调整参数将TDD信号的时序调整为目标时序;根据具有目标时序的所述TDD信号得到驱动信号,其中,所述驱动信号是针对PA和LNA的。根据本发明专利技术实施例提供的方案,能够通过调整参数调整TDD信号的时序,实现了驱动信号的时序可配置,有效提高了驱动信号的灵活性。并且在TDD信号中合入了DTX信号,不仅能够实现符号级节电,还可以合入AC指示信号进行AC校准。此外,本实施例的信号处理方法可以集成在IC内部实现,节省成本和功耗,有效减少了单板面积。有效减少了单板面积。有效减少了单板面积。

【技术实现步骤摘要】
信号处理方法、电子设备、存储介质


[0001]本专利技术涉及但不限于通信领域,尤其涉及一种信号处理方法、电子设备、存储介质。

技术介绍

[0002]功率放大器(Power Amplifier,PA)和低噪声放大器(Low Noise Amplifier,LNA)是通信设备中常见的装置,上行信号通常需要经过PA放大功率后发送,接收到的下行信号在进行处理之前也需要先经过LNA的前置放大。为了生成PA和LNA的驱动信号,传统的方式主要借助于模拟电路,通过一系列的外围器件产生驱动信号,但是模拟电路通常比较复杂,焊接调试难度较高,而且PA和LNA较为敏感,很容易因为操作不当被烧毁。
[0003]随着数字驱动技术的发展,通过数字技术产生PA和LNA的驱动信号成了更好的选择,但是相关标准并没有规定如何调整驱动信号的时序,驱动信号的配置灵活性较差。

技术实现思路

[0004]以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
[0005]本专利技术实施例提供了一种信号处理方法、电子设备、存储介质,能够调整驱动信号的时序,提高驱动信号的灵活性。
[0006]第一方面,本专利技术实施例提供了一种信号处理方法,包括:
[0007]获取控制信号,所述控制信号包括时分复用(Time Division Duplex,TDD)信号;
[0008]根据预置的调整参数将TDD信号的时序调整为目标时序;
[0009]根据具有目标时序的所述TDD信号得到驱动信号,其中,所述驱动信号是针对PA和LNA的。
[0010]第二方面,本专利技术实施例提供了一种电子设备,包括:存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如第一方面所述的信号处理方法。
[0011]本专利技术实施例包括:获取控制信号,所述控制信号包括TDD信号;根据预置的调整参数将TDD信号的时序调整为目标时序;根据具有目标时序的所述TDD信号得到驱动信号,其中,所述驱动信号是针对PA和LNA的。根据本专利技术实施例提供的方案,能够通过调整参数调整TDD信号的时序,实现了驱动信号的时序可配置,有效提高了驱动信号的灵活性。并且在TDD信号中合入了DTX信号,不仅能够实现符号级节电,还可以合入AC指示信号进行AC校准。此外,本实施例的信号处理方法可以集成在IC内部实现,节省成本和功耗,有效减少了单板面积。
[0012]本专利技术的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本专利技术而了解。本专利技术的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
[0013]附图用来提供对本专利技术技术方案的进一步理解,并且构成说明书的一部分,与本专利技术的实施例一起用于解释本专利技术的技术方案,并不构成对本专利技术技术方案的限制。
[0014]图1是本专利技术一个实施例提供的信号处理方法的流程图;
[0015]图2是本专利技术另一个实施例提供的信号处理装置的结构图;
[0016]图3是本专利技术另一个实施例提供的确定目标时序的流程图;
[0017]图4是本专利技术另一个实施例提供的得到第二上行时序的流程图;
[0018]图5是本专利技术另一个实施例提供的产生第二上行时序的示意图;
[0019]图6是本专利技术另一个实施例提供的得到第二下行时序的流程图;
[0020]图7是本专利技术另一个实施例提供的产生第二下行时序的示意图;
[0021]图8是本专利技术另一个实施例提供的得到PA驱动信号和LNA驱动信号的流程图;
[0022]图9是本专利技术另一个实施例提供的确定目标时序的流程图;
[0023]图10是本专利技术另一个实施例提供的不连续发送(Discontinuous Transmission,DTX)合入模块的流程图;
[0024]图11是本专利技术另一个实施例提供的对齐空口的流程图;
[0025]图12是本专利技术另一个实施例提供的间隔(Gap,GP)指示信号的示意图;
[0026]图13是本专利技术另一个实施例提供的合并DTX信号和驱动信号的流程图;
[0027]图14是本专利技术另一个实施例提供的生成GP指示信号的流程图;
[0028]图15是本专利技术另一个实施例提供的调整GP指示信号的流程图;
[0029]图16是本专利技术另一个实施例提供的根据GP指示信号合并DTX信号和驱动信号的流程图;
[0030]图17是本专利技术另一个实施例提供的添加天线校正(Antenna Correction,AC)指示信号的流程图;
[0031]图18是本专利技术另一个实施例提供的TDD延时模块的装置图;
[0032]图19是本专利技术另一个实施例提供的AC指示信号的示意图;
[0033]图20是本专利技术另一个实施例提供的调整AC指示信号的流程图;
[0034]图21是本专利技术另一个实施例提供的合并输入输出(Input Output,IO)合入信号的流程图;
[0035]图22是本专利技术另一个实施例提供的示例的流程图;
[0036]图23是本专利技术另一个实施例提供的电子设备的装置图。
具体实施方式
[0037]为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本专利技术,并不用于限定本专利技术。
[0038]需要说明的是,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。说明书、权利要求书或上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
[0039]本专利技术提供了一种信号处理方法、电子设备、存储介质,方法包括:获取控制信号,所述控制信号包括TDD信号;根据预置的调整参数将TDD信号的时序调整为目标时序;根据具有目标时序的所述TDD信号得到驱动信号,其中,所述驱动信号是针对PA和LNA的。根据本专利技术实施例提供的方案,能够通过调整参数调整TDD信号的时序,实现了驱动信号的时序可配置,有效提高了驱动信号的灵活性。
[0040]如图2所示,图2是本专利技术一个实施例提供的一种信号处理装置,该信号处理装置包括定时模块210、TDD延时模块220、基础时序产生模块230和DTX合入模块240,上述结构和装置并非对实现本专利技术的信号处理方法的结构进行限定,而是作为示例结构,以便于下述实施例中对本专利技术的技术方案和信息处理流程进行解释,本领域技术人员有动机根据时机需求增加或者减少其他功能模块,本实施例对此不多做限定。
[0041]以图2所示的信号处理装置的结构为例,以下对本专利技术的信号处理方法进行进一步阐述。
[0042]如图1所示,图1是本专利技术一个实施例提供的一种信号处理方法,包括但不限本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种信号处理方法,包括:获取控制信号,所述控制信号包括时分复用TDD信号;根据预置的调整参数将TDD信号的时序调整为目标时序;根据具有目标时序的所述TDD信号得到驱动信号,其中,所述驱动信号是针对功率放大器PA和低噪声功率放大器LNA的。2.根据权利要求1所述的方法,其特征在于,所述TDD信号包括上行时分复用ULTDD信号和下行时分复用DLTDD信号,所述调整参数包括上行调整参数和下行调整参数,所述根据预置的调整参数将TDD信号的时序调整为目标时序,包括:将ULTDD信号的时序确定为第一上行时序,将DLTDD信号的时序确定为第一下行时序;根据所述上行调整参数调整所述第一上行时序的开关时机,得到第二上行时序;根据所述下行调整参数调整所述第一下行时序的开关时机,得到第二下行时序;将所述第二上行时序和所述第二下行时序确定为所述目标时序。3.根据权利要求2所述的方法,其特征在于,所述上行调整参数包括第一延时和第二延时,所述根据所述上行调整参数调整所述第一上行时序的开关时机,得到第二上行时序,包括:确定第一时机,根据所述第一时机和所述第一延时调整所述第一上行时序的打开时机,得到第三上行时序,其中,所述第一时机为所述DLTDD信号的下降沿所对应的时机或者所述ULTDD信号的上升沿所对应的时机;确定第二时机,根据所述第二时机和所述第二延时调整所述第一上行时序的关闭时机,得到第四上行时序,其中,所述第二时机为所述DLTDD信号的上升沿所对应的时机或者所述ULTDD信号的下降沿所对应的时机;针对所述第三上行时序和所述第四上行时序进行相或操作,得到所述第二上行时序。4.根据权利要求3所述的方法,其特征在于,所述下行调整参数包括第三延时和第四延时,所述根据所述下行调整参数调整所述第一下行时序的开关时机,得到第二下行时序,包括:确定第三时机,根据所述第三时机和所述第三延时调整所述第一下行时序的打开时机,得到第三下行时序,其中,所述第三时机为所述DLTDD信号的上升沿所对应的时机或者所述ULTDD信号的下降沿所对应的时机;确定第四时机,根据所述第四时机和所述第四延时调整所述第一下行时序的关闭时机,得到第四下行时序,其中,所述第四时机为所述DLTDD信号的下降沿所对应的时机或者所述ULTDD信号的上升沿所对应的时机;针对所述第三下行时序和所述第四下行时序进行相或操作,得到所述第二下行时序。5.根据权利要求4所述的方法,其特征在于,所述第二上行时序的数量至少为二,所述第二下行时序的数量至少为二,所述将所述第二上行时序和所述第二下行时序确定为所述目标时序,包括:根据预设规则从至少两个所述第二上行时序中确定目标上行时序,并从至少两个所述第二下行时序中确定目标下行时序;将所述目标上行时序和所述目标下行时序确定为所述目标时序。6.根据权利要求2所述的方法,其特征在于,所述根据具有目标时序的所述TDD信号得
到驱动信号,包括:根据所述第二上行时序配置所述ULTDD信号,得到针对LNA的第一驱动信号;根据所述第二下...

【专利技术属性】
技术研发人员:单闯朱少斐孙建伟
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1