当前位置: 首页 > 专利查询>之江实验室专利>正文

一种硅光子芯片多层光学重布线结构及其制备方法技术

技术编号:36746652 阅读:8 留言:0更新日期:2023-03-04 10:29
本发明专利技术公开一种硅光子芯片多层光学重布线制备方法,包括获得基片,在基片上固定硅光子芯片,在基片和硅光子芯片上匀胶衬底层,在衬底层上沉积下包层;硅光子芯片上的光学端口为芯片端耦合器阵列,在下包层上沉积芯层材料;在芯层材料上刻写布线层,在布线层上沉积上包层,在上包层上沉积芯层材料;布线层包括扇出层间转换器阵列、扇出波导阵列和扇出端面耦合器阵列;重复制作布线层直到将芯片光学端口的光信号通过多层布线层输出到对应的扇出端面耦合器阵列。该方法能够将硅光子芯片的光学端口扇出,多层排布实现对数量较多,密度较高的硅光子芯片上光学端口的扇出。高的硅光子芯片上光学端口的扇出。高的硅光子芯片上光学端口的扇出。

【技术实现步骤摘要】
一种硅光子芯片多层光学重布线结构及其制备方法


[0001]本专利技术属于硅基光子芯片封装领域,具体涉及一种硅光子芯片多层光学重布线结构及其制备方法。

技术介绍

[0002]随着手机、电脑、数码相机等移动消费型电子产品对功能集成、大存储空间、高可靠性及小型化封装的要求程度越来越高,高密度微电子组装技术在新一代电子产品上成为主流。为了配合其发展的速度,使用的硅光子芯片向密度更高、速度更快、尺寸更小、成本更低等方向发展。同时,伴随着当下电子产品功能越来越丰富。
[0003]硅光子芯片由于其低功耗、成熟的制作工艺以及独特的功能,在光通信、智能计算、数据中心等领域都展现出了重要的应用价值。硅光子技术是指在硅基材料上制作光器件、光子集成回路和光电子集成回路,以实现信号的传输和处理。硅光子器件用途非常广阔,应用跨度也很大,从超过1000公里的长度通信等城域网,从光接入网到局域网/存储网络,从设备级的背板互连到板卡级的芯片互连,甚至芯片内部互连,都有着广泛的应用。目前硅光子芯片每平方毫米处理数据的速度已达到300Gbps,比现有的标准处理器快10倍甚至50倍。
[0004]硅光子芯片要实现片上信号的输入和输出,需要对芯片上的光学端口进行光学封装。目前,硅光子芯片传统的光学封装方式是通过使用光纤阵列与硅光子芯片上的光学端口直接耦合点胶固定来完成的。
[0005]公开号为CN113625398A的中国专利公开了一种硅基光电子芯片的耦合封装结构,依次设置的激光器、阻隔器、第一透镜、光纤以及硅基光电子芯片,所述光纤与所述硅基光电子芯片连接,所述激光器出射光束,所述光束入射所述阻隔器,从所述阻隔器出射后入射所述第一透镜,经所述第一透镜汇聚至所述光纤后入射所述硅基光电子芯片;对所述光纤的一端进行扩束处理,纤芯直径过渡为30

50um,将光纤端面处理为一定曲率的球面,使得光纤的数值孔径NA为0.4

0.5,与单个激光器芯片的数值孔径NA匹配。该专利技术能够使光纤与硅基光电子芯片端面进行有效匹配,不仅极大降低了端面耦合的能量损耗,而且该专利技术还具有耦合效率高且易于封装等优点。但是利用上述专利公开的将光纤与硅基芯片光学端面直接匹配的方法,当硅基芯片光学端口的数量和密度不断增加时,与其直接耦合的光纤数量容易达到极限,从而无法完成对所有光学端口的封装。
[0006]因此,随着硅光子芯片规模以及集成度的不断提高,片上光学端口的密度以及数量已逐渐超过传统光学封装方式中光纤阵列制作以及封装工艺所能实现的极限。

技术实现思路

[0007]本专利技术提供了一种硅光子芯片多层光学重布线制备方法,通过该方法能够将数量较多、密度较高的硅光子芯片上的光学端口扇出,从而较为灵活且容易的实现光学封装。
[0008]一种硅光子芯片多层光学重布线制备方法,包括:
[0009](1)获得基片,在基片上固定硅光子芯片后,在基片和硅光子芯片上匀胶一层衬底层,在衬底层上沉积下包层;硅光子芯片上的光学端口为芯片端耦合器阵列,在下包层上沉积芯层材料;
[0010](2)在芯层材料上刻写布线层,在布线层上沉积上包层,在上包层上再次沉积芯层材料;
[0011]布线层包括扇出层间转换器阵列、扇出波导阵列和扇出端面耦合器阵列,扇出层间转换器阵列与芯片端耦合器阵列耦合,用于接收芯片端耦合器阵列输出的光信号,扇出层间转换器阵列通过扇出波导阵列与扇出端面耦合器阵列连接;
[0012](3)重复步骤(2),直到将硅光子芯片上光学端口的光信号通过多层布线层输出到对应的扇出端面耦合器阵列。
[0013]本专利技术通过制作扇出层间转换器阵列、扇出波导阵列和扇出端面耦合器阵列将芯片光学端口进行扇出,通过调控布线层的层数以及布置每一层的扇出层间转换器、扇出端面耦合器的数量,能够灵活的调节光学端口扇出的密度,最终以便实现对数量较多,密度较高的硅光子芯片上光学端口的光学封装。
[0014]步骤(1)中:
[0015]所述基片的材料为硅或二氧化硅。使得基片易于芯片键合。
[0016]所述固定芯片的方式为无胶分子键合或有胶键合。
[0017]所述衬底层的材料为高透光性材料且不会被后续工艺去除。
[0018]所述衬底层的材料为环氧树脂或聚乙烯。
[0019]所述下包层的材料为二氧化硅。
[0020]在衬底层上沉积下包层,所述沉积工艺包括学气相沉积或物理气相沉积。
[0021]所述芯片端耦合器阵列包括光栅耦合器阵列。
[0022]所述芯片端耦合器阵列还包括层间绝热耦合器阵列。
[0023]步骤(2)中:
[0024]所述芯层材料为氮化硅或硅。
[0025]所述刻写工艺为掩膜光刻、电子束刻蚀或激光直写。
[0026]当所述芯片端耦合器阵列为光栅耦合器阵列时,所述扇出层间转换器阵列为扇出光栅耦合器阵列。
[0027]当所述芯片端耦合器阵列为层间绝热耦合器阵列时,所述扇出层间转换器阵列为扇出层间绝热耦合器阵列。
[0028]当所述芯片端耦合器阵列为层间绝热耦合器阵列时,除最后一层以外的其他层布线层还包括过渡层间绝热耦合器阵列,所述过渡层间绝热耦合器阵列位于芯片端耦合器阵列上方,用于将芯片端耦合器阵列的光信号传送至除第一层布线层以外的其他层布线层。
[0029]在下包层上沉积芯层材料,所述沉积工艺包括化学气相沉积或物理气相沉积。
[0030]在布线层上沉积上包层,所述沉积工艺包括化学气相沉积或物理气相沉积。
[0031]本专利技术还提供了利用所述硅光子芯片多层光学重布线制备方法制备得到的硅光子芯片多层光学重布线结构。
[0032]与现有技术相比,本专利技术的有益效果为:
[0033]本专利技术提供的每个布线层包括依次连接的扇出层间转换器阵列、扇出波导阵列和
扇出端面耦合器阵列,通过扇出层间转换器阵列与芯片端耦合器阵列耦合,使得扇出层间转换器阵列接收光信号,然后通过扇出波导阵列将光信号传送扇出端面耦合器阵列,从而达到了将硅光子芯片上光学端口扇出的目的;通过调控布线层的层数以及布置每一层的扇出层间转换器、扇出端面耦合器的数量,能够灵活的调节硅光子芯片上光学端口扇出的密度,以便较为容易的实现对数量较多,密度较高的硅光子芯片上光学端口的光学封装。
附图说明
[0034]图1为本专利技术实施例所提供的一种硅光子芯片多层光学重布线制备方法流程图;
[0035]图2为本专利技术实施例1所提供的芯片固定于基片的截面图;
[0036]图3为本专利技术实施例1所提供的在基片和芯片上均胶衬底层的截面图;
[0037]图4为本专利技术实施例1所提供的在衬底层上沉积下包层的截面图;
[0038]图5为本专利技术实施例1所提供的在下包层上刻写芯层材料得到第一层布线层的截面图;
[0039]图6为本专利技术实施例1所提供的在第一层布线层上沉积第一上包层的截面图;
[0040]图7为本专利技术实本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种硅光子芯片多层光学重布线制备方法,其特征在于,包括:(1)获得基片,在基片上固定硅光子芯片后,在基片和硅光子芯片上匀胶一层衬底层,在衬底层上沉积下包层;硅光子芯片上的光学端口为芯片端耦合器阵列,在下包层上沉积芯层材料;(2)在芯层材料上刻写布线层,在布线层上沉积上包层,在上包层上再次沉积芯层材料;其中,布线层包括扇出层间转换器阵列、扇出波导阵列和扇出端面耦合器阵列,扇出层间转换器阵列与芯片端耦合器阵列耦合,用于接收芯片端耦合器阵列输出的光信号,扇出层间转换器阵列通过扇出波导阵列与扇出端面耦合器阵列连接;(3)重复步骤(2),直到将芯片光学端口的光信号通过多层布线层输出到对应的扇出端面耦合器阵列。2.根据权利要求1所述的硅光子芯片多层光学重布线制备方法,其特征在于,所述基片的材料为硅或二氧化硅。3.根据权利要求1所述的硅光子芯片多层光学重布线制备方法,其特征在于,所述固定芯片的方式为无胶分子键合或有胶键合。4.根据权利要求1所述的硅光子芯片多层光学重布线制备方法,其特征在于,所述衬底层的材料为透光性材料,包括环氧树脂或聚乙烯。5.根据权利要求1所述的硅光子芯片多层光学重布线制备方法,...

【专利技术属性】
技术研发人员:王敬好胡辰王海涛张潜张瑾张萌徕储涛
申请(专利权)人:之江实验室
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1