一种基于FPGA快速多途径降低天线波束副瓣方法技术

技术编号:36524851 阅读:8 留言:0更新日期:2023-02-01 16:03
本发明专利技术提供一种基于FPGA快速多途径降低天线波束副瓣方法,涉及天线技术领域,具体包括:S1、根据工作模式设置判断是否需要对未加权幅度码、相位码进行幅度和/或相位加权;如果不进行加权,则幅度码、相位码直接被送入各天线单元的衰减器和移相器;如果要进行加权,则进入步骤S2;S2、根据工作模式设置的类型选择加权类型;S3、依照步骤S2中选定的加权类型进行加权;S4、将幅度码、相位码送入各天线单元的衰减器和移相器。本发明专利技术能够节省FPGA资源、减少FPGA计算时间和复杂程度、提高波束捷变时间、减轻工程重新设计任务、缩短项目开发周期。缩短项目开发周期。缩短项目开发周期。

【技术实现步骤摘要】
一种基于FPGA快速多途径降低天线波束副瓣方法


[0001]本专利技术涉及天线
,具体涉及一种基于FPGA快速多途径降低天线波束副瓣方法。

技术介绍

[0002]现有相控阵天线多采用一种方法实现低副瓣,若需更改实现方法则需要经过复杂的改动,如需要更改天线布局、更改各天线单元输入激励信号幅度、更改电源控制电路等。即现有方法不能够根据工作模式快速切换通过其他路径实现不同需求下的低副瓣天线波束。

技术实现思路

[0003]本专利技术的目的在于克服现有技术的缺点,提供了一种基于FPGA快速多途径降低天线波束副瓣方法,根据不同工作模式可选择幅度加权、密度加权、相位加权、幅度和相位加权,能够节省FPGA资源、减少FPGA计算时间和复杂程度、提高波束捷变时间、减轻工程重新设计任务、缩短项目开发周期。
[0004]本专利技术的目的通过以下技术方案来实现:
[0005]本专利技术提供了一种基于FPGA快速多途径降低天线波束副瓣方法,包括以下步骤:
[0006]S1、根据工作模式设置判断是否需要对未加权幅度码、相位码进行幅度和/或相位加权;如果不进行加权,则幅度码、相位码直接被送入各天线单元的衰减器和移相器;如果要进行加权,则进入步骤S2;
[0007]S2、根据工作模式设置的类型选择加权类型;
[0008]S3、依照步骤S2中选定的加权类型进行加权;
[0009]S4、将幅度码、相位码送入各天线单元的衰减器和移相器。
[0010]可选或优选地,所述步骤S2中的加权类型包括幅度加权、密度加权、相位加权、幅度和相位加权。
[0011]可选或优选地,对于步骤S3,当选择幅度加权时,选择泰勒分布加权,选择以后通过FPGA快速完成数据查找。
[0012]可选或优选地,对于步骤S3,当选择幅度加权时,选择汉明分布加权,选择以后通过FPGA快速完成数据查找。
[0013]可选或优选地,对于步骤S3,当选择密度加权时,还包括:
[0014]S31、按照副瓣要求进行泰勒分布幅度加权数据查表和各通道加权系数Ai查表,其中,0<Ai≤1;
[0015]S32、按照蒙特卡罗概率统计方法产生(0,1)之间均匀分布的随机数Ri查表;
[0016]S33、按照稀布式密度加权相控阵天线单元布局确定天线阵面上各天线单元是否打开,若Ri≤Ai,则天线单元打开,若Ri>Ai,则天线单元关闭。
[0017]可选或优选地,对于步骤S3,当选择相位加权时,还包括:
[0018]S31、按照副瓣要求进行相位加权数据查表;
[0019]S32、与未加权相位码相加;
[0020]S32、对相加后的相位码与360
°
取余数,若为负数,则再加360
°

[0021]可选或优选地,对于步骤S3,当选择幅度和相位加权时,同时对幅度码和相位码进行幅度加权和相位加权。
[0022]可选或优选地,加权数据提前计算并烧写在FLASH中,天线单元按组控制是否打开进行阵面重构。
[0023]基于上述技术方案,可产生如下技术效果:
[0024]本专利技术提供的一种基于FPGA快速多途径降低天线波束副瓣方法,能够根据不同的工作模式选择不同路径,快速实现低副瓣天线波束,相比于现有技术,可以节省FPGA资源、提高波束捷变时间、减轻工程重新设计任务、缩短项目开发周期。
附图说明
[0025]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
[0026]图1为本专利技术的流程示意图。
具体实施方式
[0027]应当理解,此处所描述的具体实施例仅用以解释本专利技术,并不用于限定本专利技术。
[0028]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0029]实施例1:
[0030]如图1所示:
[0031]本专利技术提供了一种基于FPGA快速多途径降低天线波束副瓣方法,包括以下步骤:
[0032]S1、根据工作模式设置判断是否需要对未加权幅度码、相位码进行幅度和/或相位加权;如果不进行加权,则幅度码、相位码直接被送入各天线单元的衰减器和移相器;如果要进行加权,则进入步骤S2;
[0033]S2、根据工作模式设置的类型选择加权类型,具体包括幅度加权、密度加权、相位加权、幅度和相位加权;
[0034]S3、依照步骤S2中选定的加权类型进行加权;
[0035]S4、将幅度码、相位码送入各天线单元的衰减器和移相器。
[0036]本实施例中,当选择幅度加权时,选择泰勒分布或汉明分布加权,选择以后通过FPGA快速完成数据查找,单通道可在25ns内完成数据查找,大大缩短FPGA计算时间。
[0037]本实施例中,对于步骤S3,当选择密度加权时,还包括:
[0038]S31、按照副瓣要求进行泰勒分布幅度加权数据查表和各通道加权系数Ai查表,其
中,0<Ai≤1;
[0039]S32、按照蒙特卡罗概率统计方法产生(0,1)之间均匀分布的随机数Ri查表;
[0040]S33、按照稀布式密度加权相控阵天线单元布局确定天线阵面上各天线单元是否打开,若Ri≤Ai,则天线单元打开,若Ri>Ai,则天线单元关闭。
[0041]本实施例中,对于步骤S3,当选择相位加权时,还包括:
[0042]S31、按照副瓣要求进行相位加权数据查表;
[0043]S32、与未加权相位码相加;
[0044]S32、对相加后的相位码与360
°
取余数,若为负数,则再加360
°

[0045]本实施例中,对于步骤S3,当选择幅度和相位加权时,同时对幅度码和相位码进行幅度加权和相位加权,幅度和相位同时加权可进一步降低天线波束副瓣,幅度和相位同时加权可以允许每个天线通道中的T/R组件里的发射机功率放大器具有相同的输出功率电平,而无须采用具有多种输出功率电平的功率放大器。
[0046]本实施例中,加权数据提前计算并烧写在FLASH中,天线单元按组控制是否打开进行阵面重构,进一步节省FPGA资源、减少FPGA计算时间和复杂程度。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于FPGA快速多途径降低天线波束副瓣方法,其特征在于:包括以下步骤:S1、根据工作模式设置判断是否需要对未加权幅度码、相位码进行幅度和/或相位加权;如果不进行加权,则幅度码、相位码直接被送入各天线单元的衰减器和移相器;如果要进行加权,则进入步骤S2;S2、根据工作模式设置的类型选择加权类型;S3、依照步骤S2中选定的加权类型进行加权;S4、将幅度码、相位码送入各天线单元的衰减器和移相器。2.根据权利要求1所述的一种基于FPGA快速多途径降低天线波束副瓣方法,其特征在于:所述步骤S2中的加权类型包括幅度加权、密度加权、相位加权、幅度和相位加权。3.根据权利要求1所述的一种基于FPGA快速多途径降低天线波束副瓣方法,其特征在于:对于步骤S3,当选择幅度加权时,选择泰勒分布加权,选择以后通过FPGA快速完成数据查找。4.根据权利要求1所述的一种基于FPGA快速多途径降低天线波束副瓣方法,其特征在于:对于步骤S3,当选择幅度加权时,选择汉明分布加权,选择以后通过FPGA快速完成数据查找。5.根据权利要求1所述的一种基于FPGA快速多途径降低天线波束副瓣方法,其特征在于:对于步骤S...

【专利技术属性】
技术研发人员:贾成兵
申请(专利权)人:成都智芯雷通微系统技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1