画素结构、阵列基板及电子纸制造技术

技术编号:36466035 阅读:17 留言:0更新日期:2023-01-25 23:06
本申请涉及一种画素结构、阵列基板及电子纸,该画素结构包括:第一开关单元、第二开关单元、降压开关单元、第一画素单元及第二画素单元,第一开关单元和第二开关单元的输入端均与数据线电连接,第一开关单元、第二开关单元及降压开关单元的控制端均与扫描线电连接,第一开关单元的输出端与第一画素单元的画素电极电连接,第二开关单元的输出端分别与第二画素单元的画素电极和降压开关单元的输入端电连接,降压开关单元的输出端与公共电极线电连接。通过本申请,通过降压开关单元的降压,将第一画素单元和第二画素单元的电压差拉大,使两个画素单元的灰阶阶层出现差异,使线路供给的电压无需过低电压而显示中部灰阶,减小临边画素的电容干扰。素的电容干扰。素的电容干扰。

【技术实现步骤摘要】
画素结构、阵列基板及电子纸


[0001]本申请涉及显示
,尤其涉及一种画素结构、阵列基板及电子纸。

技术介绍

[0002]电子纸(EPD)是一种类纸显示器,其工作原理是依靠微胶囊内的带有负电的黑色电子墨水和带有正电的白色电子墨水在电压的作用发生电泳,进而形成黑白色彩,具有低功耗特点。
[0003]相关技术中,电子纸的灰阶显示方法与习知的LCD或LED显示不同;习知显示技术的灰阶显示主要靠RGB三色不同亮度组合而形成的不同阶段的灰阶;但是EPD的显示是靠黑白电子墨水进行显示;EPD的灰阶模式主要靠以下两种方式形成:一种是依靠持续正电压输入,先将黑白两种电子墨水完成分散;使黑色电子墨水全部位于上方,白色墨水全部位于下方,之后通过控制反向通电时间,使电脉粒子达到所需的画面;另一种是靠记录电脉情况,通过对不同灰阶阶段的电压进行预设,使其电压直接达到所需电压。
[0004]相关技术中,EPD在呈现时灰阶时,需使用负高压至正高压内所有的电压才可完整显示出所有灰阶,EPD是依靠电压驱动电子墨水移动来显示画面的,在灰阶显示时是依靠数据线给予对应画素单元不同大小电压来决定,但EPD的金属面积较大,低电压的数据线输送时易出现画面不均以及受临画素的串扰,也就是无法有效的显示数据线输送零电压附近的电压时对应的中部灰阶,进而无法确保完整显示出所有灰阶。
[0005]针对相关技术中EPD无法有效的显示数据线输送零电压附近的电压时对应的中部灰阶的问题,尚未有较佳技术方案。

技术实现思路

[0006]本申请提供了一种画素结构、阵列基板及电子纸,以至少解决相关技术中EPD无法有效的显示数据线输送零电压附近的电压时对应的中部灰阶的问题。
[0007]第一方面,本申请提供了一种画素结构,包括第一开关单元、第二开关单元、降压开关单元、第一画素单元及第二画素单元,所述第一开关单元和所述第二开关单元的输入端均与沿第一预设方向延伸的数据线电连接,所述第一开关单元、所述第二开关单元及所述降压开关单元的控制端均与沿第二预设方向延伸的扫描线电连接,所述第一开关单元的输出端与所述第一画素单元的画素电极电连接,所述第二开关单元的输出端分别与所述第二画素单元的画素电极和所述降压开关单元的输入端电连接,所述降压开关单元的输出端与沿所述第一预设方向延伸的公共电极线电连接,其中,所述第一开关单元,用于将所述数据线的电压输送至所述第一画素单元;所述第二开关单元,用于将所述数据线的电压输送至所述第二画素单元;所述降压开关单元,用于将所述第二开关单元输送至所述第二画素单元的电压拉低至预设值,使所述画素结构通过所述第一画素单元和所述第二画素单元之间形成的预设电压值的电压差,产生预设灰阶。
[0008]在其中一些实施例中,在所述扫描线打开且所述数据线上的信号电压为第一预设
低电压时,所述第一开关单元将所述第一预设低电压输送至所述第一画素单元;所述降压开关单元将所述第二开关单元输送至所述第二画素单元的所述第一预设低电压降压至第一设定电压;所述第一画素单元基于所述第一预设低电压进行充电,并显示第一画面;所述第二画素单元基于所述第一设定电压进行充电,并显示第一灰阶画面;所述画素结构以设定灰阶显示;其中,所述第一预设低电压包括以下其中之一:近零正低电压、近零负低电压,所述第一画面为白画面和黑画面其中之一。
[0009]在其中一些实施例中,在所述扫描线打开且所述数据线上的信号电压为第一预设高电压时,所述第一开关单元将所述第一预设高电压输送至所述第一画素单元;所述降压开关单元将所述第二开关单元输送至所述第二画素单元的所述第一预设高电压降压至第二设定电压;所述第一画素单元基于所述第一预设高电压进行充电,所述第二画素单元基于所述第二设定电压进行充电,所述第一画素单元和所述第二画素单元以相同颜色的第二画面显示;其中,所述第一预设高电压包括以下其中之一:正高压、负高压,所述第二画面为白画面和黑画面其中之一。
[0010]在其中一些实施例中,所述第一开关单元、所述第二开关单元和所述降压开关单元均包括受控开关,所述受控开关包括输入端口、控制端口及输出端口,所述第一开关单元和所述第二开关单元对应的所述输入端口均与所述数据线电连接,所述控制端口电连接所述扫描线,所述第一开关单元对应的所述输出端与所述第一画素单元的画素电极电连接,所述第二开关单元对应的所述输出端口分别与所述第二画素单元的画素电极和所述降压开关单元对应的所述输入端口电连接,所述降压开关单元对应的所述输出端口还电连接所述公共电极线,其中,
[0011]所述受控开关,用于根据所述控制端口接收到的信号,控制所述输入端口与所述输出端口的通断。
[0012]在其中一些实施例中,所述受控开关包括薄膜晶体管,所述薄膜晶体管的源极对接所述输入端口,所述薄膜晶体管的栅极对接所述控制端口,所述薄膜晶体管的漏极对接所述输出端口。
[0013]第二方面,本申请提供了一种阵列基板,包括衬底基板以及如第一方面所述的画素结构,其中,所述衬底基板上形成有:第一金属层,所述第一金属层形成扫描线、所述第一开关单元的控制端、所述第二开关单元的控制端,以及所述降压开关单元的控制端;第一绝缘层,设置于所述第一金属层上;第二金属层,设置于所述第一绝缘层上,所述第二金属层形成所述数据线、所述第一开关单元的输入端与输出端、所述第二开关单元的输入端与输出端,以及所述降压开关单元的输入端与输出端;第二绝缘层,设置于所述第二金属层上。
[0014]在其中一些实施例中,所述第一开关单元的输出端与所述第一画素单元的画素电极通过第一连接走线连接,所述第二开关单元的输出端与所述第二画素单元的画素电极通过第二连接走线连接,其中,
[0015]所述第一连接走线包括形成于所述第二金属层的第一金属走线段,以及设置于所述ITO膜层和所述第一金属走线段之间且贯穿所述第二绝缘层的第一PV转层孔,所述第一PV转层孔还设置于所述第一画素单元的画素电极上;
[0016]所述第二连接走线包括形成于所述第二金属层的第二金属走线段,以及设置于所述ITO膜层和所述第二金属走线段之间且贯穿所述第二绝缘层的第二PV转层孔,所述第二
PV转层孔还设置于所述第二画素单元的画素电极上。
[0017]在其中一些实施例中,所述降压开关单元的输出端与所述公共电极线通过第三连接走线连接。
[0018]在其中一些实施例中,所述第三连接走线包括形成于所述第二金属层的第三金属走线段、形成于所述ITO膜层的ITO膜走线段,以及设置于所述ITO膜走线段和第三金属走线段之间且贯穿所述第二绝缘层的第三PV转层孔。
[0019]第三方面,提供了一种电子纸,包括相对设置的阵列基板和盖板,以及位于所述阵列基板和所述盖板之间的电泳层,其中,所述阵列基板为第二方面所述的阵列基板。
[0020]与相关技术相比,本实施例中提供了画素结构、阵列基板及电子纸,该画素结构通过设置与第一画素单元连接的第一开关单元和与第二画素单元连接的第二开关单元和降压开关本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种画素结构,其特征在于,包括第一开关单元、第二开关单元、降压开关单元、第一画素单元及第二画素单元,所述第一开关单元和所述第二开关单元的输入端均与沿第一预设方向延伸的数据线电连接,所述第一开关单元、所述第二开关单元及所述降压开关单元的控制端均与沿第二预设方向延伸的扫描线电连接,所述第一开关单元的输出端与所述第一画素单元的画素电极电连接,所述第二开关单元的输出端分别与所述第二画素单元的画素电极和所述降压开关单元的输入端电连接,所述降压开关单元的输出端与沿所述第一预设方向延伸的公共电极线电连接,其中,所述第一开关单元,用于将所述数据线的电压输送至所述第一画素单元;所述第二开关单元,用于将所述数据线的电压输送至所述第二画素单元;所述降压开关单元,用于将所述第二开关单元输送至所述第二画素单元的电压拉低至预设值,使所述画素结构通过所述第一画素单元和所述第二画素单元之间形成的预设电压值的电压差,产生预设灰阶。2.根据权利要求1所述的画素结构,其特征在于,在所述扫描线打开且所述数据线上的信号电压为第一预设低电压时,所述第一开关单元将所述第一预设低电压输送至所述第一画素单元;所述降压开关单元将所述第二开关单元输送至所述第二画素单元的所述第一预设低电压降压至第一设定电压;所述第一画素单元基于所述第一预设低电压进行充电,并显示第一画面;所述第二画素单元基于所述第一设定电压进行充电,并显示第一灰阶画面;所述画素结构以设定灰阶显示;其中,所述第一预设低电压包括以下其中之一:近零正低电压、近零负低电压,所述第一画面为白画面和黑画面其中之一。3.根据权利要求2所述的画素结构,其特征在于,在所述扫描线打开且所述数据线上的信号电压为第一预设高电压时,所述第一开关单元将所述第一预设高电压输送至所述第一画素单元;所述降压开关单元将所述第二开关单元输送至所述第二画素单元的所述第一预设高电压降压至第二设定电压;所述第一画素单元基于所述第一预设高电压进行充电,所述第二画素单元基于所述第二设定电压进行充电,所述第一画素单元和所述第二画素单元以相同颜色的第二画面显示;其中,所述第一预设高电压包括以下其中之一:正高压、负高压,所述第二画面为白画面和黑画面其中之一。4.根据权利要求1至3任一项所述的画素结构,其特征在于,所述第一开关单元、所述第二开关单元和所述降压开关单元均包括受控开关,所述受控开关包括输入端口、控制端口及输出端口,所述第一开关单元和所述第二开关单元对应的所述输入端口均与所述数据线电连接,所述控制端口电连接所述扫描线,所述第一开关单元对应的所述输出端与...

【专利技术属性】
技术研发人员:熊子尧李荣荣
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1