【技术实现步骤摘要】
【技术保护点】
一种测量接收机延时的方法,所述接收机包括FPGA、数字信号处理器和内置的时钟脉冲源,所述FPGA用于对基带数字信号进行同步和解调输出I、Q数据、所述数字信号处理器用于对所述I、Q数据进行信号处理,所述时钟脉冲源为FPGA以及所述接收机的外部时钟端口提供时钟脉冲,所述方法包括如下步骤:A、所述外部时钟端口连接至外部信号源,以使得所述内置的时钟脉冲源产生的时钟脉冲作为所述外部信号源的触发;B、设置所述外部信号源使其输出测试信号起始位置对齐所述时钟脉冲;C、将所述外部信号源产生的测试信号通过射频线缆传送至所述接收机的空口;D、测试所述FPGA输出的I、Q数据的信号功率流,比较该信号功率流的起始点以及来自所述内部时钟脉冲源的时钟脉冲的起始位置以确定所述接收机延时。
【技术特征摘要】
【专利技术属性】
技术研发人员:何翔,陈印锋,湛秀平,陈惠锋,
申请(专利权)人:北京北方烽火科技有限公司,
类型:发明
国别省市:11[中国|北京]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。