本申请实施例公开一种阵列基板,包括扫描驱动电路和呈阵列排布的多个像素单元,扫描驱动电路用于控制像素单元接收图像显示用的数据信号。多个扫描信号中的第i
【技术实现步骤摘要】
阵列基板、显示面板和显示终端
[0001]本申请涉及显示
,尤其涉及阵列基板、显示面板和显示终端。
技术介绍
[0002]有机发光二极管(Organic Light
‑
Emitting Diode,OLED)显示装置具有自发光,驱动电压低、发光效率高、响应时间短、清晰度与对比度高、近180
°
视角、使用温度范围宽,可实现柔性显示与大面积全色显示等诸多优点,被业界认为是最具有发展潜力的显示装置。
[0003]目前,OLED显示面板在进行图像显示时,由于信号传输速率的限制,OLED显示面板的刷新率存在一个上限,随着显示技术的发展,OLED显示面板尺寸及分辨率也越来越大,使得面板刷新率的需求也越来越高,如何满足大尺寸、高分辨率OLED显示面板对刷新率的需求是亟需解决的问题。
技术实现思路
[0004]鉴于上述现有技术的不足,本申请实施例公开一种有效提高刷新率的阵列基板、显示面板和显示终端。
[0005]一种阵列基板,包括扫描驱动电路和呈阵列排布的多个像素单元,扫描驱动电路用于依序间隔预设时长输出多个扫描信号至像素单元以控制像素单元接收图像显示用的数据信号进行图像显示。多个扫描信号中的第i
‑
a扫描信号用于控制第i
‑
a行像素单元接收第一数据信号,多个扫描信号中的第i+b扫描信号用于控制第i+b行像素单元进行接收第二数据信号,其中i、a、b为正整数。在第i
‑
a行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i+b行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
[0006]可选地,当a和b相等时,在第i
‑
a行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i+a行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
[0007]可选地,当a为1时,在第i
‑
1行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i+1行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
[0008]可选地,第一时间段与第二时间段先后连续且无时间上的交叠,第i
‑
1行像素单元接收第一数据信号的总时长等于第一时间段与第二时间段之和,第i+1行像素单元接收第二数据信号的第一时间段与第二时间段之和。
[0009]可选地,第一时间段的时长等于第二时间段的时长。
[0010]可选地,第1行像素单元至第n行像素单元分别接收第1数据信号至第n数据信号,在第i行像素单元接收第i数据信号的过程中的第一时间段,第i+a行像素单元也接收第i数据信号;在第i+2a行像素单元接收第i+2a数据信号的过程中的第二时间段,第i+a行像素单
元也接收第i+2a数据信号,第i数据信号作为第一数据,第i+2a数据信号作为第二数据,其中,1<a<n,1<i<n,i=2J+1,a=2K+2,J、K为自然数。
[0011]可选地,当a为1时,在第i行像素单元接收第i数据信号的过程中的第一时间段,第i+1行像素单元也接收第i数据信号;在第i+2行像素单元接收第i+2数据信号的过程中的第二时间段,第i+1行像素单元也接收第i+2数据信号。
[0012]可选地,第一时间段与第二时间段先后连续且无时间上的交叠,第i行像素单元接收第i数据信号的总时长等于第一时间段与第二时间段之和,第i+2行像素单元接收第i+2数据信号的总时长等于第一时间段与第二时间段之和,第一时间段的时长等于第二时间段的时长。
[0013]本申请实施例还公开一种显示面板,包括数据驱动电路、时序控制电路和前述的阵列基板,时序控制电路用于输出时钟信号至数据驱动电路与设置于阵列基板的扫描驱动电路,用于控制数据驱动电路与扫描驱动电路按照预设时序输出数据信号与扫描信号至设置于阵列基板的像素单元,以驱动像素单元进行图像显示。
[0014]本申请实施例还公开一种显示终端,包括支撑框架、电源模组和前述显示面板,电源模组为显示面板进行图像显示提供电源电压,显示面板与电源模组固定于支撑框架。
[0015]相较于现有技术问题,通过控制预设行的像素单元在连续的两个时间段分别接收不同两行像素单元图像显示用的数据信号,可有效提升图像刷新率,并且使得预设行的像素单元在连续的两个时间段接收前后相邻两行像素单元的数据信号进行图像显示,使得预设行像素单元在进行图像显示时,使得显示面板进行图像显示时,画面显示具有渐进显示效果且画面显示更加均匀。
附图说明
[0016]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1为本申请一实施例提供的一种显示终端的结构示意图;
[0018]图2为图1中显示面板的侧面结构示意图;
[0019]图3为图2中显示面板中阵列基板的平面布局结构示意图;
[0020]图4为图3中扫描驱动电路的方框示意图;
[0021]图5为图4中控制信号输出的时序图;
[0022]图6为本申请第二实施例提供的一种扫描驱动电路的方框示意图;
[0023]图7为图6中扫描信号的输出时序图;
[0024]图8为本申请第三实施例提供的如图6中扫描信号时序图。
[0025]附图标记说明:显示终端
‑
100、显示面板
‑
10、电源模组
‑
20、支撑框架
‑
30、时序控制电路
‑
11、数据驱动电路
‑
12、扫描驱动电路
‑
13、显示区
‑
10a、非显示区
‑
10b、阵列基板
‑
10c、对向基板
‑
10d、显示介质层
‑
10e、像素单元
‑
P、第一方向
‑
F1、第二方向
‑
F2、时钟信号
‑
CLK、数据线
‑
S、扫描线
‑
G、数据信号
‑
Data、移位寄存器单元
‑
SR、电平转换单元
‑
LS、电位提升单元
‑
BUF、使能信号
‑
OE、起始信号
‑
STV、开启信号
‑
VGH、关闭信号
‑
VGL、第一时段
‑
T1、第二时段
‑
T2、第一时刻
‑
t1、本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种阵列基板,包括扫描驱动电路和呈阵列排布的多个像素单元,所述扫描驱动电路用于依序间隔预设时长输出多个扫描信号至所述像素单元以控制所述像素单元接收图像显示用的数据信号进行图像显示;其特征在于,所述多个扫描信号中的第i
‑
a扫描信号用于控制第i
‑
a行像素单元接收第一数据信号,所述多个扫描信号中的第i+b扫描信号用于控制第i+b行像素单元进行接收第二数据信号,其中i、a、b为正整数;在所述第i
‑
a行像素单元接收所述第一数据信号的过程中的第一时间段,第i行像素单元也接收所述第一数据信号;在所述第i+b行像素单元接收第二数据信号的过程中的第二时间段,所述第i行像素单元也接收所述第二数据信号。2.如权利要求1所述的阵列基板,其特征在于,当a和b相等时,在所述第i
‑
a行像素单元接收所述第一数据信号的过程中的所述第一时间段,所述第i行像素单元也接收所述第一数据信号;在第i+a行像素单元接收所述第二数据信号的过程中的所述第二时间段,所述第i行像素单元也接收所述第二数据信号。3.如权利要求2所述的阵列基板,其特征在于,当a为1时,在第i
‑
1行像素单元接收所述第一数据信号的过程中的所述第一时间段,所述第i行像素单元也接收所述第一数据信号;在所述第i+1行像素单元接收所述第二数据信号的过程中的所述第二时间段,所述第i行像素单元也接收所述第二数据信号。4.如权利要求3中任意一项所述的阵列基板,其特征在于,所述第一时间段与所述第二时间段先后连续且无时间上的交叠,所述第i
‑
1行像素单元接收所述第一数据信号的总时长等于所述第一时间段与所述第二时间段之和,所述第i+1行像素单元接收所述第二数据信号的所述第一时间段与所述第二时间段之和。5.如权利要求4所述的阵列基板,其特征在于,所述第一时间段的时长等于所述...
【专利技术属性】
技术研发人员:王怡然,朱夕涛,李荣荣,
申请(专利权)人:惠科股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。