【技术实现步骤摘要】
带隙基准电路及芯片
[0001]本专利技术是关于集成电路领域,特别是关于一种带隙基准电路及芯片。
技术介绍
[0002]如图1所示,该结构的带隙基准电路,基准电压VBG=VBE2+(k+1)*V
T
*ln(n),其中k=R2/R3,R2为第二电阻的阻值,R3为第三电阻的阻值,VBE2为第二三极管Q2的基极与发射极之间的电压,V
T
表示热电压,在温度为300K时,V
T
≈26mV,若n=8,则k约等于10,此时,运算放大器OP1的输入噪声和失调电压会被放大(R3+R2)/R3=k+1倍。
[0003]对噪声的较大放大倍数,在低噪声场景使用会比较受限,假设噪声频率在0.1Hz~10Hz时,运算放大器OP1噪声为2μVrms,在基准电压VBG上会得到的噪声为22μVrms。
[0004]对运算放大器的输入失调电压的较大放大倍数,会导致同一款芯片产生的基准电压VBG比较离散。假设运算放大器OP1的输入噪声Vos在1sigma良率对应为1mV,则基准电压VBG上的噪 ...
【技术保护点】
【技术特征摘要】
1.一种带隙基准电路,其特征在于,包括:第一MOS管、第一电阻、第二电阻、第三电阻、第一三极管组、第二三极管组以及运算放大器;所述第一三极管组包括一个第一三极管或多个相互并联的第一三极管,所述第二三极管组包括多个相互并联的第二三极管,所述第一三极管和第二三极管的个数比为1:n,n≥2;所述第一三极管的基极与集电极相连并同时与第一电阻的第一端以及运算放大器的第一输入端相连,所述第二三极管的基极与集电极相连并与第三电阻的第一端相连,所述第一三极管和第二三极管的发射极与地电压相连,所述第三电阻的第二端与运算放大器的第二输入端以及第二电阻的第一端相连,所述运算放大器的输出端与第一MOS管的栅极相连,所述第一MOS管的源极与电源电压相连,所述第一电阻的第二端、第二电阻的第二端与第一MOS管的漏极相连;所述运算放大器包括:第三三极管组、第四三极管组、电流镜单元、限流单元;所述第三三极管组包括一个第三三极管或多个相互并联的第三三极管,所述第四三极管组包括多个相互并联的第四三极管,所述第三三极管和第四三极管的个数比为1:m,m≥2;所述第三三极管和第四三极管的发射极与限流单元相连,所述第三三极管和第四三极管的集电极与电流镜单元相连,所述第三三极管和第四三极管的基极分别为运算放大器的第一输入端和第二输入端。2.如权利要求1所述的带隙基准电路,其特征在于,所述第一电阻、第二电阻、第三电阻的阻值满足其中,R1、R2、R3分别为第一电阻、第二电阻、第三电阻的阻值。3.如权利要求1所述的带隙基准电路,其特征在于,所述电流镜单元包括第二MOS管和第三MOS管,所述第二MOS管和第三MOS管的栅极相连,所述第二MOS管的栅极和漏极相连且与第三三极管的集电极相连,所述第三MOS管的漏极与第四三极管的集电极相连,所述第二MOS管和第三MOS管源极与电源电压相连。4.如权利要求1所述的带隙基准电路,其特征在于,所述电流镜单元包括第...
【专利技术属性】
技术研发人员:董晨洁,张力,弋敏,张睿,
申请(专利权)人:思瑞浦微电子科技苏州股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。